电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA804M000DGR

产品描述LVPECL Output Clock Oscillator, 804MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530MA804M000DGR概述

LVPECL Output Clock Oscillator, 804MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA804M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率804 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
一个命令正在活动,pcb无法成功保存
大佬们,给小弟指条明路 ...
图呢是啥 PCB设计
为什么板子作为udp或者tcp客户端每次只能主动发送四个字节字符!
好像以前都没出现作这个问题,请高手之指点!...
confuciounxk 微控制器 MCU
弱弱的问一句:配置虚拟内存地址有什么用
写第一个基于ARM9的wince驱动的时候,参照人家的例子,加入这个函数,但是本质上的作用是什么我不清楚?看不明白~求教 volatile IOPreg *s2440IOP = (IOPreg *)IOP_BASE; volatile INTreg ......
flamingo315 嵌入式系统
转一个乌龙笑话——天就要亮了
我们学校外语系有个老教师,是个老爷爷,头发花白,目光炯炯,经常穿着老式中山装,很像五十年代的国家干部。老教授退休以后发挥余热,每天早上给国际广播电台做一档天天学英语的节目。 节 ......
richiefang 聊聊、笑笑、闹闹
达芬奇335DDR2布线总结
从一位highband那找到的 觉得很有参考价值 拿出来一起研究研究 在达芬奇355中,针对DDR有两个文档,分别是DDR controll和DDR LAYOUT的文档。而布线种要参考的是LAYOUT和相关的DD ......
ljj3166 DSP 与 ARM 处理器
【R7F0C809】VGA调试进行时
本帖最后由 lyzhangxiang 于 2015-9-10 20:39 编辑 这几天晚上吃完饭还有点时间,上硬件调试一下VGA时序的东西。 写代码的时候有几个地方没注意,掉了好几个坑里面了,这不折腾出行同步和场 ......
lyzhangxiang 瑞萨MCU/MPU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1101  1299  1649  2020  636  33  54  34  55  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved