电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA562M000DGR

产品描述LVPECL Output Clock Oscillator, 562MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531MA562M000DGR概述

LVPECL Output Clock Oscillator, 562MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA562M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率562 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
继续9650的问题
现在的问题是图像已经清楚了,只是发现不只是一个窗口显示图像,有若干个连着的窗口都显示,不知原因,望各位高手指教...
chenmengzhong 嵌入式系统
STM32F7新建Keil工程(HAL库)
本帖最后由 杏花雨 于 2016-8-23 17:37 编辑 STM32F7新建Keil工程(HAL库),我用的是STM32F7-Discovery,论坛中看了shannon2014 f7dis板学习(一)基础工程搭建和板载外设学习这个帖子,根 ......
杏花雨 stm32/stm8
求c6000 的 c 编程
请问 谁有 c6000 的c编程的教程啊,我现在主要是用ccs编程,还不太熟悉具体的编程方法,比如中断,和cmd文件的编写,哪位高手帮一下啊,小弟感激不尽啊。我的邮箱 :1775671@163.com qq:214 ......
lfg02521 DSP 与 ARM 处理器
stm32的USB问题
请版主删除,此程序有问题. stm32usb.rar (15.55 KB) 下载次数:11 2011-2-15 20:27 ...
shaowei1108 stm32/stm8
关于GD32评估板的一个小建议
GD32评估板采取了兼容Arduino引脚的设计,可以充分利用Arduino扩展板,这是一个很好的设计。 不过关于引出脚的插针,我有一个建议: 建议采用长引脚的母排,这样焊接后,一面是母排,一面 ......
yang_alex GD32 MCU
给你喜欢的单片机(MCU)投个票
如果你喜欢电子,那么对电子器件也一定会情有独钟,也会有一见钟情的单片机,当然,随着时间的推移,你也会移情别恋。例如我工作中使用的第一款单片机——MSP430,感觉比51先进多了,曾一度对43 ......
lcofjp 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 901  1705  2119  2688  1721  47  24  35  32  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved