电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KB215M000DG

产品描述CMOS/TTL Output Clock Oscillator, 215MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530KB215M000DG概述

CMOS/TTL Output Clock Oscillator, 215MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KB215M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率215 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
protel生成的pdf原理图查找不准确
各位,用protel生成了一个pdf格式的原理图,然后在pdf里面,我想去查引脚之间相连的情况,比如输入R1,但找到的却不是R1,而是SI03,SIO1,2,1,之类的,我用全字匹配去查,也是查到SIO3,SIO1 ......
lmjxcg 嵌入式系统
晒图+我们的产品板
444175+我们的产品板 ...
pingfan1969 测评中心专版
SPI总线读取SD卡
先用读卡器在windows FAT格式 格式化,再用单片机SPI总线读取SD卡,在初始化成功后,读取相关寄存器都成功,当读取第一个扇区时,数据始终不对,这是为什么? 地址0000处应该是启动扇区,里面有一些描述 ......
bigproblem 嵌入式系统
一下省出几十万,博士生DIY超级显微镜,直接看到原子!
扫描隧道显微镜(STM),乍一听或许会觉得陌生。 但它在科学界的地位可不一般——让人类能够观察到单原子表面层的局域结构图像,是纳米科技领域中重要的一个工具,还赢得了诺贝尔 ......
eric_wang DIY/开源硬件专区
求助解惑,急急急
我从网上找到了一个音量调节的程序,改了一下好适合我的板子,程序调对了但不可实现功能,求大神们帮我看一下,很急,拜托了,我的开发板是AX545 //wm8731中寄存器的配置程序 module reg_conf ......
herry23 嵌入式系统
如何实现PLC的调试器?
要在自己编写的软PLC中实现设置断点、单步等功能,不知道思路该是什么样的? 请教各位!...
xiaomo 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2301  847  671  1006  1887  52  2  23  17  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved