电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RB830M000DG

产品描述LVPECL Output Clock Oscillator, 830MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531RB830M000DG概述

LVPECL Output Clock Oscillator, 830MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RB830M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率830 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于高频信号下MOSFET的驱动问题
最近一直很纠结找个问题,3V,150khz方波信号,想要驱动IRF530(N沟道增强型)由于手边器材有限,用了TL074,发现其频率特性很不理想,且低电平达不到0(1点几伏的样子),现在想找一些合适的驱 ......
Safari 模拟电子
【藏书阁】图解传感器入门
37568 目录: 第1章 力传感器 1.1 力传感器例 1.2 应变片 1.3 导体的电阻 1.4 电流和电位差 1.5 导体和绝缘体 1.6 电压、电流、电阻之间的关系 1.7 利用应变片的其他传感器 1.8 ......
wzt 传感器
谁在用CCS4调试G2452时,遇到过这个错误!
谁在用CCS4调试G2452时,遇到过这个错误! 换成2231就没错误! 相应的配置,头文件都修改对应2452的...
蓝雨夜 微控制器 MCU
dsp方面的问题
dsp编译没问题,但在下载程序时出现Data verification failed at address 0xFFFF00 please verify target memory and memory map,请问这是什么问题 谢谢啦...
majingyun322 模拟与混合信号
关于PID,哪位高手来指点一下
我们的项目要求,微波加热,分为几个阶段,加热保温,加热保温....现在要用PID来进行控温速率,那这样的话我加热阶段和保温阶段是不是PID参数不一样呢,高手来指点一下...
yyb0034 嵌入式系统
求助DSPC6727实现脱机加载程序的问题。
我现在在调试一个C6727,DSP利用flash实现脱机加载程序,遇到一个问题 我的小程序就是配置一个GPIO 使其为高,用汇编写的,几行而已,只是用来查看DPS上电自动运行的情况,而且我发现HEX文件与 ......
yangguang001 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1727  2295  1855  2250  217  4  35  15  21  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved