电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RB937M000DGR

产品描述LVPECL Output Clock Oscillator, 937MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531RB937M000DGR概述

LVPECL Output Clock Oscillator, 937MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RB937M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率937 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
如何用按键操作?
一般情况下,都是用PDA的触摸屏来对程序进行操作,现在想用 按键(上、下、左、右、菜单键等)对程序操作,怎么实现? 有哪位高人可以指点一下?在此拜谢!...
ronc2000 嵌入式系统
《赋予旧的电机新的技巧》,34年电机驱动工程师现身说法
TI这个课程很是有趣,演讲人是有34年电机驱动经验的工程师,课程经常引发你进行深入的思考,话里行间能看出他对电机驱动的热爱,而且干货满满。 课程在TI培训上线后获得一致的好口碑,我们重新 ......
EEWORLD社区 综合技术交流
listctrl 中item分类排序的问题
比如:我先后插入 11.txt 22.bmp 33.txt 44.mpg 55.bmp 66.txt 如何才能让它们按同类排在一起显示出来呢?像下面效果 11.txt 33.txt 66.txt 22.bmp 55.bmp 44.mpg...
tyrone3000 嵌入式系统
齐纳二级管的参数
齐纳二级管的参数...
安_然 模拟电子
【RT-Thread读书笔记】第一部分 内核简单原理
RT-Thread读书笔记第一部分RT-Thread作为国产的物联网系统,改变了国人没有一款适合自己的国产物联网操作系统的现状。经过十几年的完善,我们才能看到这样一版强大的操作系统,才有我们目前读这 ......
我爱下载 实时操作系统RTOS
ASR
ASR是驱动防滑系统的简称,其作用是防止汽车起步、加速过程中驱动轮打滑,特别是防止汽车在非对称路面或转弯时驱动轮空转,并将滑移率控制在10%—20%范围内。由于ASR多是通过调节驱动轮的驱动 ......
frozenviolet 汽车电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1978  1306  1060  370  2272  53  27  13  21  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved