电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530WA689M000DG

产品描述CMOS/TTL Output Clock Oscillator, 689MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530WA689M000DG概述

CMOS/TTL Output Clock Oscillator, 689MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530WA689M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率689 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请教关于系统时钟问题
向大家请教关于系统时钟问题. 我用的是2440,想知道,在系统上电的时候,还没有配置PLLCON,仍是利用外部晶振作为系统时钟,这个时候,PCLK能不能为相关外设提供时钟?比如说iic,这个是由 PCLK ......
houyb 嵌入式系统
入会宣誓
我现在宣布誓词。我志愿加入电子工程世界论坛,拥护电子工程世界论坛的纲领,遵守电子工程世界论坛的章程,履行电子工程世界论坛会员义务;执行电子工程世界论坛的决定,严守电子工程世界论坛的 ......
天使疯子 嵌入式系统
如何把BINFS盘中的文件读取出来
想把WINCE5。0的BINFS盘中的DLL文件读取出来,不知道有什么方法?...
小作家 嵌入式系统
AD画PCB放大后有很多白色的线
AD画PCB放大后有很多白色的线,不是飞线,还有很多横杠。不放大就只有飞线。求助各位,这是怎么回事?405257405263 ...
你的虎牙脆 PCB设计
AD 用焊盘堆叠不规则开槽设置对应忽略DRC
本帖最后由 p0we7 于 2019-7-30 22:44 编辑 ======================= 解决了 原来是Hold to Hold 的规则没有开启在线检测 ,所以修改规则之后没有更新对应DRC。 其实规则是正确的 , ......
p0we7 PCB设计
WINCE中的MSG_WAR 如何使用
MSG_WAR信息应该打印在哪里,是打印在WINCE的界面上 ,还是打印在 调试窗口里? 如何设置才能 出现MSG_WAR信息?...
stephen100 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2718  644  2244  739  1766  55  13  46  15  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved