电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AC281M000DGR

产品描述LVPECL Output Clock Oscillator, 281MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531AC281M000DGR概述

LVPECL Output Clock Oscillator, 281MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AC281M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率281 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
看看牛人的个人简历
看看牛人的个人简历   老子姓高.一字文武.祖籍河南.郑州北部.   少先队员.男性汉族.身无残疾.亦非侏儒.   六十公斤.一米七五.星座天平.不幸属猪.   专业电脑.会点技术.开机关机.动作 ......
刘兴光 聊聊、笑笑、闹闹
LED显示屏采购的常见误区
  一、寿命10万小时  LED材料厂家出具的技术资料表明LED发光体的寿命为理想状态下1 O万小时。理想状态指在实验室中恒压恒流状态下LED发光体从发光到完全不发光的时间,1 O万小时折合11年。 ......
探路者 LED专区
OPA228
http://p13.freep.cn/p.aspx?u=v20_p13_p_0911271809077551_0.jpg 幅值为1v,频率为1kHz的交流信号经过OPA228实现反向后变成直流了。。晕。线路没问题。问题就出在这个运放身上了,但是不 ......
votex威 模拟电子
CC2540 只能让自己编写的 APP 连接,别的连接不了
请各位大神,提供一个思路 ?谢谢 谢谢!:) ...
SuoZhang 无线连接
用空气为手机充电技术问世
相信很多人都为在外面而冲不了电急过吧!有这个就好了! 印度科技大学工业设计专业的学生Delhi近日表示,他研究的利用风力推动涡轮来为手机充电的技术已经获得了成功。Delhi的教授Lalit Ku ......
xyh_521 创意市集
请教各位情感问题
请问一下,你是一个有男朋友或者是女朋友的人,但是你很怕失去你的男朋友或者女朋友,这是什么心理?...
火火山 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2679  1560  787  808  855  18  28  38  20  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved