电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RA823M000DG

产品描述LVPECL Output Clock Oscillator, 823MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530RA823M000DG概述

LVPECL Output Clock Oscillator, 823MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RA823M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率823 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
女生寝室里的游戏普及计划
??大多数象我这样爱玩游戏的女生是孤独的。??在女生的圈子里,由于我们的凤毛麟角而常常被投以不可理解的目光。??本女生寝室就是很有代表性的一个小圈子,住在一起的八个女孩三五成群、相互 ......
alsace 聊聊、笑笑、闹闹
【3D打印系列之蝙蝠侠】蝙蝠侠底台制作效果
俺做事常年都是不按规矩出牌 因此。。。 做了蝙蝠侠头以后 并不一定马上做躯干四肢等 这不 先做个底台看一下效果 其实底台呈L形 现在只放出大平台的效果 至于为什么另一半不放出 ......
cardin6 创意市集
DSP音频频率扫频仪
本帖最后由 paulhyde 于 2014-9-15 09:00 编辑 37574 TI 的DSP设计大赛中,有个做音频频率数字扫频仪的,有哪位高手可以给我讲解下这个方案图么? ...
huazangdeboke 电子竞赛
FPGA与ARM速度比较?
都说FPGA速度比ARM快,具体指哪些方面呢?...
chenweigang FPGA/CPLD
【15周年庆】积分换新——芯币最后一轮大兑换,芯积分重磅开启!
创新是前进的动力,我们的积分当然也需要创新!不知不觉,芯币作为论坛发帖、回帖奖励的积分,已经陪我们走过了15个年头,还记得当年你用芯币兑换过哪些印象深刻的奖品吗?或是“拍&rd ......
eric_wang 聊聊、笑笑、闹闹
ADC12 参考电压
用430内部ADC12采样,想用外部电压作为参考电压,直接将3.3V接到Veref+可以吗?为了稳定,电路方面有什么需要考虑的吗? ...
zzbaizhi 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2313  645  2913  2416  2377  48  27  38  35  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved