电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530WB12M0000DGR

产品描述CMOS/TTL Output Clock Oscillator, 12MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530WB12M0000DGR概述

CMOS/TTL Output Clock Oscillator, 12MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530WB12M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率12 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
深度揭秘信号孔旁边到底需要几个地过孔
大家估计知道一对高速信号孔旁边需要加地过孔,但是要加多少个呢?相信广大粉丝们心里是没底的,别急!高速先生今天帮大家量化出来哈。 我们知道,过孔是高速链路中比较难设计和量化的一个结 ......
yvonneGan PCB设计
差分输入范围与IN-,IN+ 的范围关系
这是一个AD的数据手册,这上面的意思是真差分输入的范围可以是:-Vref到+ Vref 与0到+Vref这两中情况吗?差分的输入范围是指的两个引脚的差值吗?那IN+与IN-这两个引脚上的输入电压范围是多大 ......
萤火 ADI 工业技术
电子设计干货
电子设计竞赛基础资料哟!绝对有料! ...
Wen_Jin 电子竞赛
【先到先得 双重有礼】成为前100位体验FLUKE新时代640红外热像仪的先锋者
活动详情:>> 参加活动,提交表单。不仅能体验到FLUKE全新的640红外热像仪,前100位参与者还有机会获得由FLUKE官方和EEWORLD送出的双重大礼 全面进入640像素时代,是时候升级你的热像仪了 ......
EEWORLD社区 测试/测量
U盘过滤驱动如何获取设备描述符?
我想做一个U盘过滤驱动,先读取U盘的设备描述符,然后根据设备描述符中的某项禁用U盘,承蒙大家的帮助,禁用已实现。现在就是想要获取U盘的设备描述符。由于也是刚刚接触过滤驱动,在网上也 ......
kk02157882 嵌入式系统
实时监视设备的问题
手头的项目要求写个软件监控一个RS485联网的设备,设备通过485转232与电脑相连,要求当设备断电或者报错的时候,软件会自动提示 如果用轮询的话,当设备联网的时候,计算下来速度会比较慢,而 ......
ywmcu9 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 924  1842  1492  2246  2709  31  56  3  58  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved