电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA462M000DG

产品描述LVPECL Output Clock Oscillator, 462MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531AA462M000DG概述

LVPECL Output Clock Oscillator, 462MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA462M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率462 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
积分积累
我想问一下,积分除了做任务赚取,还有没有其他方式获取呀,比如说自行购买这种? ...
Joy0929 为我们提建议&公告
ep3c5 多少钱?
EEWORLD合作qq群:49900581 群主:wangkj...
wangkj FPGA/CPLD
wince如何操作寄存器
gpio可以通过VirtualAlloc,VirtualCopy映射后读写。 但是其他的寄存器,比如状态寄存器什么的,也可以这样么。 对应的IOPreg,是不是指的在GPIO后面在将其他寄存器按照顺序定义进去? 然后 ......
cykyelec 嵌入式系统
新书推荐《Multisim 10原理图仿真与PowerPCB 5.0.1印制电路板设计》
《Multisim 10原理图仿真与PowerPCB 5.0.1印制电路板设计》 http://218.249.32.138/covers/9787121084805.jpg 前 言 目前,EDA技术已广泛应用到与电子产业相关的各个领域。就电 ......
eda_topic 模拟与混合信号
做了个级进式的音量控制电路
目前装到我的耳放上的效果:(机器不能盖上了;下面那块绿色PCB也是外加的,输入切换电路。) 416093 板子在5元打样开始的时候就做了,只是迟迟没有动手焊。 5个双刀双掷继电器,可以实现 32 ......
cruelfox DIY/开源硬件专区
问个单片机的十进制转换成二进制的问题
我用矩阵键盘输入一个两位十进制数,怎么把它转换成二进制输入到FPGA中?比如23变成0001 0111.注意不是转成bcd码,...
影子刺客 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1838  60  1409  2613  424  49  50  24  56  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved