电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RA360M000DGR

产品描述LVPECL Output Clock Oscillator, 360MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530RA360M000DGR概述

LVPECL Output Clock Oscillator, 360MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RA360M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率360 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
2017 EE爆款直播回放都在这儿了,总有一款适合你!
蓝牙、wifi、可穿戴、雷达、触控、工控、AI、科技史话......2017 EEWORLD 爆款直播回放都在这儿了,总有一款适合你!:loveliness: >>不看后悔马上看 327227 327231 327232 32723 ......
EE大学堂 大学堂专版
2440 ADS环境设置堆栈的问题
请问各位高手,我现在想自己把2440的LED点亮,程序分为2部分:C和汇编 C部分中寄存器设置我已认为没问题;就是汇编部分不理解,程序如下: AREA |Init|,CODE,READONLY ENTRY ......
swustboy 嵌入式系统
帮老板找一款DSP,要求能在上面进行图象处理的集硬件软件一起的开发平台.
大致要求为:   硬件方面平台要有配备的摄象头;   软件方面要有较好的开发平台(如ccs)并要有完整的关于图象处理的开发包可供调用.让开发人员即使不懂硬件也能在此平台上进行图象处理 ......
chennan 嵌入式系统
无线数传模块的使用
小弟近日需要购买一个无线数传模块,用来传GPS差分站信号,但是看了好多无线数传模块,发现好多都号称“智能数据控制,用户无需编制多余的程序,即使是半双工通信,用户也无需编制多余的程序, ......
jasenmax 嵌入式系统
请教有关ALTIUM DESIGNER的PDF说明文档。
电脑有时候不能上网,所以查看一些功能的时候会很麻烦,想把这些选项改为可以在本地查看的PDF。请教怎么更改。 36412...
lzcqust PCB设计
2553串口波特率问题求助
我设置的时钟是1MHz,波特率为38400,但是发出去的数据收回来全是一些莫名其妙的汉字,这个要怎么办?...
飞扬跋扈 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 296  504  376  2834  2303  15  13  36  7  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved