电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FB383M000DGR

产品描述LVDS Output Clock Oscillator, 383MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530FB383M000DGR概述

LVDS Output Clock Oscillator, 383MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FB383M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率383 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
TMS570LS04x_RGB.rar
TMS570LS04x_RGB.rar...
Sur 微控制器 MCU
【平头哥RVB2601创意应用开发】 七、RVB2601之声音识别初试
申请平头哥项目用的是语音识别,也一直尝试做语音识别,但在嵌入式开发板中尝试,还是难度太高。 用的是出ch2601_ft_demo例程,ft_demo实现了声音的录取和回放,程序空间中给语音数据提供48K ......
kit7828 玄铁RISC-V活动专区
如何为你的程序设计更好的算法?《编程珠玑》来帮你!
编程珠玑 薄薄的一本书,丝毫无愧于珠玑两个字   能把书写薄写精的人都是无比厉害的人物,相信看过K&R的的人都有类似的体会   只要看了第一章,我相信你会对这本书佩服 ......
tiankai001 下载中心专版
数码管显示问题
#include <reg52.h>sbit dula = P2^6;sbit wela = P2^7;void main(){wela = 1;P0 = 0xfe;wela = 0;dula = 1;P0 = 0x5b;dula = 0;while(1);}这样数码管显示是正常的,但把 while(1); 这条语 ......
jallychu 51单片机
我们应该学会承受和积蓄(转载)
第一次读到阿南兄弟辛酸和无奈的帖子,让我感觉到阿南的善良,让我想起了自己,这种感觉是一种心凄凄然,恨我不成钢的感觉,是一种安得广厦千万间,大蔽天下寒士俱欢颜的感觉,是一种期许自己并 ......
呱呱 工作这点儿事
关于STM32的开发板
我想买一个比较好的STM32开发板,上网看了看,没有多少公司卖,感觉都是个人在卖,请问大家有什么好的STM32开发板的公司供应这个啊?有知道的请帮帮忙,谢谢了...
djsrryd stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1183  2097  2130  2236  953  56  39  32  12  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved