电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FC487M000DG

产品描述LVDS Output Clock Oscillator, 487MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530FC487M000DG概述

LVDS Output Clock Oscillator, 487MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FC487M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率487 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
通过编程控制摄像头云台运动,该怎么做呢
通过编程控制摄像头云台运动,该怎么做呢 , 我是新手,希望前辈指点...
wildaz 嵌入式系统
GPRS远程抄表系统问题
电表,GPRS模块,电脑。 用delphi的socket编程。 请问:服务器端(pc)只需要设置GPRS模块,对其进行初始化,还是也需要通过GPRS设置电表的波特率啊之类的属性? 初学着做,有很多问题,还 ......
zong_ming 嵌入式系统
关于进程中止的问题,求教!
一般对于应用程序的中止上,大家一般用的方法都是Findwindow,terminateProcessing. 除了这个方法,还有别的方法吗?不用这个,用什么方法能阻止应用程序的启动? ...
chenmaoxiong 嵌入式系统
为什么我的1602液晶屏写程序进去没反应
为什么我的1602液晶屏写程序进去没反应,一上电下面一排变黑了,上面的没有反映。我把我写好的程序烧进去也是这样的,然后我用其他的程序烧进去一直都是这样的,没有变化,是哪里出现了问题啊...
ylf175300 51单片机
powerpc860 在vxworks下 和FPGA的以太网通信问题?
小弟在做毕业设计,毫无头绪,希望大侠帮忙! 如何连接!...
请求权 实时操作系统RTOS
关于电池的充电过程曲线
C:\1.gif 从AC97采到的电压值看充电过程,大概是这个图上显示的 解释一下:当电池电压为3.4V时为PDA的电压最低点,当此时插入外接电源充电时,从打印信息可以看到电压立刻上升到大概3.6V左 ......
heyunwu 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2559  2919  2004  2525  1531  24  46  18  51  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved