电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BC1284M00DG

产品描述LVDS Output Clock Oscillator, 1284MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530BC1284M00DG概述

LVDS Output Clock Oscillator, 1284MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BC1284M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1284 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
C2000系CMD文件的配置理解
CMD的专业名称叫链接器配置文件,是存放链接器的配置信息的,我们简称为命令文件,其中比较关键的就是MEMORY和SECTIONS两个伪指令的使用,常常令人困惑, 系统出现的问题也经常与它们的不当使 ......
Aguilera 微控制器 MCU
tlv5618问题贴
本帖最后由 dontium 于 2015-1-23 11:41 编辑 我用5618参考电压2v,一开始的时候输出电压不为0,而是2mv。用程序控制也达不到0v。请问有人遇到相似的问题吗?帮忙解答下,谢谢!!! ......
zhb123 模拟与混合信号
感谢有你
感谢有你+家人对我的理解与支持!+感谢新同事一路的慷慨的的帮助!+感谢单位领导对我的信任!+感谢EE论坛对我专业知识的提供!...
linxi713 聊聊、笑笑、闹闹
终于找到了笔记本睡眠无法唤醒的原因啦!
笔记本,华硕,64位。win8,i5处理器。 最近出现,电脑关机后,电源灯依然着,一直亮。鼠标,键盘,短按电源键都无法唤醒的情况。原来没事的呀。正常状态下,执行睡眠操作。同样的现象。搜索方 ......
ienglgge 聊聊、笑笑、闹闹
请大家帮忙想个方案,谢谢
本人最近要申请国家的一个大学生创新项目,但是现在还没有好一点的想法,难就难在要有创新点,做别人之前没做的或是在别人的基础上改进,偏硬件方面的,比如ARM嵌入式,FPGA之类的,便要涉及一 ......
ozx0512 嵌入式系统
关于IAR的串口输出问题
大家好: 我使用IAR的时间不是很长,感觉这个软件的操作不是很方便。现在请问一个问题:我想从iar里向pc的串口发数据,请问怎样操作啊?另外,IAR里面的terminal i/o是不是只是对应于std ......
ali009 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 663  500  2823  1156  2393  30  17  24  58  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved