电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EB1215M00DGR

产品描述LVPECL Output Clock Oscillator, 1215MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530EB1215M00DGR概述

LVPECL Output Clock Oscillator, 1215MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EB1215M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1215 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
如用纽扣电池或锂电池供电,MSP430能用多长时间?
想用430外接一个开关,开关接到中断口上,平时断开,当开关合上的时候中断触发,然后430要将一个数据存储到外接的存储器中,然后就继续休眠。 还要求430能通过串口唤醒,与另外一个单片机通信 ......
fish001 微控制器 MCU
DCO的精确频率怎么计算?
如题,在不考虑温度、电压等外界因素的情况下,希望能给个计算公式,谢谢...
palmary 微控制器 MCU
NXP COG趣味有奖问答进行中
活动已结束! 【颁奖礼】NXP COG趣味有奖问答活动 https://bbs.eeworld.com.cn/thread-375313-1-1.html 请问大家对NXP COG了解多少呢?NXP的趣味有奖问答活动正式开始了,我相信通过此次活 ......
EEWORLD社区 综合技术交流
双面PCB抄板方法【红叶电路提供】
双面PCB抄板方法【红叶电路提供】...
hydlpcb 51单片机
电路可靠性设计与元器件选型
我给下的结论无一例外都是怪到了研发的头上。并送给了研发弟兄们几个总结性观点:①在公司里,研发队伍已经足够强势,不必再由我添加压垮骆驼的那最后一根稻草;②产品的可靠性水平和研发的 ......
zcj860212 能源基础设施
秀秀刚刚收到的奖品WIFI智能插座及请教一个技术问题
刚刚不久下楼收到的 可惜我没有智能手机,只能用侧面的按键试了轻触电源开关。 电信的光纤猫上的无线功能不知道能不能与之相连,这样是否可以通过电脑控制?不过我外出一般也没电脑 ......
wangfuchong 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1971  551  1244  1220  290  55  33  7  19  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved