电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA448M000BGR

产品描述LVPECL Output Clock Oscillator, 448MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530AA448M000BGR概述

LVPECL Output Clock Oscillator, 448MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA448M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率448 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
QuartusII仿真警告信息原因解析
在QuartusII下进行编译和仿真的时候,会出现一堆warning,有的可以忽略,有的却需要注意,虽然按F1可以了解关于该警告的帮助,但有时候帮助解释的仍然不清楚,大家群策群力,把自己知道和了解的一些关 ......
phdwong FPGA/CPLD
为未来的电动和混合动力汽车充电
269313 想象一下,自驱动零排放电动车辆(EV)与道路基础设施之间相互通信的世界。想象城市到处都是可安全将乘客送至目的地的汽车,然后通过感应垫块自身将车直接停在停车位,以在再 ......
dontium 模拟与混合信号
关于PCB自环回路干扰的问题,请大神帮分析下!!!!!
如图中所示,如果我把四个插针引脚相互连接在一起,而这根线上流过的是信号会不会有不好的干扰啊,或者这根线上是VCC或GND又会不会有干扰啊 ...
放开那个鸡腿 模拟电子
大西瓜FPGA--FPGA设计高级篇--设计技巧
FPGA设计技巧是FPGA设计的必备技能之一,特别是对于复杂的逻辑设计更需要一定的技巧,做FPGA设计一定要善用设计技巧,设计技巧能让设计更有规范、电路更加有效,达到事倍功半的效果。如果您确定 ......
王WJR FPGA/CPLD
RT Thread IPC总结
1、关中断的方法可以实现互斥,但是这时候是无法响应中断的 2、调度器上锁可以实现多任务的互斥,但是无法实现与中断的互斥 3、信号量,轻量级的互斥机制,因为初始值不一定为1,所以他没有所 ......
Jacktang 微控制器 MCU
比信用卡还小的Arduino YúN开发板等你来测!
这次供大家申请测评的开发板是由云汉芯城(ICkey)提供赞助的ARDUINO YúN,云汉芯城(ICkey)是上海云汉电子有限公司旗下的电子商务平台,致力于为电子产业提供透明高效的互联网服务。 ......
eric_wang 机器人开发

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 206  1933  410  2321  1280  36  46  27  14  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved