电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BA641M000DGR

产品描述LVDS Output Clock Oscillator, 641MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530BA641M000DGR概述

LVDS Output Clock Oscillator, 641MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BA641M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率641 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
如何进行并提高测量、控制、语音技术的设计?请看《电子系统设计--专题篇》
电子系统设计--专题篇 本书为《电子系统设计———基础篇》的续篇,以专题的形式介绍了测量技术、控制技术、无线电技术、数字化语音技术等领域以及系统可靠性设计技术(含电磁兼容、 ......
tiankai001 下载中心专版
感谢有你+感谢生命中出现的每个人
我总是不善于表达自己的情感,有很多话都是憋在心里不愿意说出口。 借着eeworld版主开辟的这次感恩节活动,感谢一路走来陪伴我的亲属家人,帮助过我的兄弟朋友,战斗过的同事同仁,鼓励过我 ......
qditz 聊聊、笑笑、闹闹
wince5.0与wince6.0的区别
请教各位wince5.0与wince6.0有哪些区别,wince6.0也会用得到SDK吗,真诚等待各位大侠的指导...
balychen 嵌入式系统
Keil C编译器常见问题集锦(转)
内容有: 一、uVision编辑环境篇:Keil的标题“礦ision3"、光标问题、汉字显示问题等问题的解决 二、51单片机的存储组织结构(这是学习单片机重要的基础部分,以后很多概念和问题都从这里衍 ......
小瑞 单片机
xc95144下载
用XC95144做了3个板,问题是iMPACT 认出一个,另外一个有时认出有时认不出,一个完全认不出。 换了芯片,还是一样。 把芯片换到开发板上就没问题!!!! 请教 各位大佬,不知什么情况是发 ......
wisact FPGA/CPLD
IPM电机驱动电路波形干扰
作为一个控制专业的童鞋,最近迫于无奈,开始做直流有刷电机的驱动器了,调试的过程中遇到了一个棘手的问题,望各位路过的大虾能帮小弟一把。 说了一堆废话,现在开始正题吧。 ......
寒塘渡鹤 电机控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2108  837  801  1970  1456  2  24  44  29  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved