电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BB586M000DGR

产品描述LVDS Output Clock Oscillator, 586MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530BB586M000DGR概述

LVDS Output Clock Oscillator, 586MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BB586M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率586 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
选择嵌入式培训机构注意什么
1.了解培训机构的师资情况。这一点对参加培训的学员来说是最重要的,每个机构都会说自己师资很好,但实际能不能在短期的培训过程中让学员学到有用的知识,虽然有个人主观学目前,关于嵌入式的培 ......
ceec2012 嵌入式系统
t6963指令详解
最近一直在弄lcd液晶模块,很多液晶模块都是靠t6963控制的,很多lcd的pdf文档都没有详细介绍t6963控制指令,在此给出t6963指令详解,希望刚从事电子行业的朋友们,一起共同勉励!...
sdewen911 模拟电子
PROTEL软件使用的误区及几个不易搞清的概念
PROTEL软件使用的误区及几个不易搞清的概念 PROTEL软件深受电子爱好者的喜爱,一般都认为它简单,易用,但这个简单易用是指软件本身的操作,它所涉及到的制作线路板的专业知识可不简单,业余爱好者 ......
fighting 模拟电子
NI软件教程
可用于仿真...
tmstd 单片机
lm3s9b96网络无连接的原因
芯片型号LM3S9B96-ICQ80-C5, 使用内部16M晶振不分频,用直连网线和较旧的电脑相连的,目前25M起振,33脚接了12K电阻,电压1.2V.无论是以太网例程还是网上的UDP工程,电脑右下角都显示无法连接,指示灯 ......
radarbq 微控制器 MCU
求助下设计思路
智能卡节水单片机控制系统设计利用读卡芯片将智能卡中的信息读出输入给单片机, 由单片机命令数码显示智能卡中用户余额后, 等待红外开关信号开启电磁阀, 涡轮流量传感器实际使用水量转换成电脉冲 ......
df1884488 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2707  2809  1524  1723  1100  23  9  54  1  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved