电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA1281M00BGR

产品描述LVPECL Output Clock Oscillator, 1281MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531AA1281M00BGR概述

LVPECL Output Clock Oscillator, 1281MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA1281M00BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1281 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
【设计工具】JPEG图像压缩算法的IP核设计
以网络通信 软件和微电子技术为主要标志的信息产业的快速发展 不仅推动了信息的传输媒介 传输技术和传输手段的变革 同时也使通信的内容从文字 语言转向高清晰图像 动画和实时视频信息 日常生活 ......
GONGHCU FPGA/CPLD
泪有痕 爱无恒
泪有痕 爱无恒 我愿来世为花, 与你经过的路上, 为你绽放一季的美丽, 花开花落,周而复始, 让你忍不住停下匆忙的脚步, 举起你心爱的相机, 留下我永恒的美丽, 时时刻刻把我想起。 ......
hxhjab08 聊聊、笑笑、闹闹
msp430g2553驱动ILI9325 TFT
调了好长时间都没调出来,求救 TFT的液晶驱动IC是ILI9325,哪位大神能帮我...
cmyglsk 微控制器 MCU
串口通讯协议与我们电脑键盘通讯协议有什么区别
串口通讯协议与我们电脑键盘通讯协议有什么区别?? 我事小白,今天一哥们突然问了我这样一个问题,百度都百度不到,搞得我不知锁措了。球论坛的各位大神帮忙一下、 95257...
lq2465222812 单片机
急:谁有用VC进行PCI总线数据采集卡编程的资料,例程?
谁有用VC进行PCI总线数据采集卡编程的资料,例程?可联系我:dfg12123@yahoo.com.cn 谢谢!!!!...
skyline929 嵌入式系统
嵌入式Linux 学习方法
我想学Linux操作系统 现在好多招嵌入式工程师之类的都要这方面的要求 自己手头上的资料也不少 可自己看起总有点理不出头绪 有哪位能够给点学Linux的建议 跪求……...
爱好汽车电子 TI技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1091  2801  1830  2300  987  17  21  10  55  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved