电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

70V05S20GGI

产品描述Dual-Port SRAM, 8KX8, 20ns, CMOS, CPGA68, 1.180 X 1.180 INCH, 0.160 INCH HEIGHT, GREEN, CERAMIC, PGA-68
产品类别存储    存储   
文件大小160KB,共22页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

70V05S20GGI概述

Dual-Port SRAM, 8KX8, 20ns, CMOS, CPGA68, 1.180 X 1.180 INCH, 0.160 INCH HEIGHT, GREEN, CERAMIC, PGA-68

70V05S20GGI规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码PGA
包装说明PGA, PGA68,11X11
针数68
Reach Compliance Codecompliant
ECCN代码EAR99
最长访问时间20 ns
I/O 类型COMMON
JESD-30 代码S-CPGA-P68
JESD-609代码e3
长度29.464 mm
内存密度65536 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度8
功能数量1
端口数量2
端子数量68
字数8192 words
字数代码8000
工作模式ASYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织8KX8
输出特性3-STATE
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码PGA
封装等效代码PGA68,11X11
封装形状SQUARE
封装形式GRID ARRAY
并行/串行PARALLEL
峰值回流温度(摄氏度)260
电源3.3 V
认证状态Not Qualified
座面最大高度5.207 mm
最大待机电流0.015 A
最小待机电流3 V
最大压摆率0.225 mA
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装NO
技术CMOS
温度等级INDUSTRIAL
端子面层MATTE TIN
端子形式PIN/PEG
端子节距2.54 mm
端子位置PERPENDICULAR
处于峰值回流温度下的最长时间30
宽度29.464 mm
Base Number Matches1

文档预览

下载PDF文档
HIGH-SPEED 3.3V
8K x 8 DUAL-PORT
STATIC RAM
IDT70V05S/L
Features
True Dual-Ported memory cells which allow simultaneous
reads of the same memory location
High-speed access
– Commercial: 15/20/25/35/55ns (max.)
– Industrial: 20ns (max.)
Low-power operation
– IDT70V05S
Active: 400mW (typ.)
Standby: 3.3mW (typ.)
– IDT70V05L
Active: 380mW (typ.)
Standby: 660
µ
W (typ.)
IDT70V05 easily expands data bus width to 16 bits or more
using the Master/Slave select when cascading more than
one device
M/S = V
IH
for
BUSY
output flag on Master
M/S = V
IL
for
BUSY
input on Slave
Interrupt Flag
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
TTL-compatible, single 3.3V (±0.3V) power supply
Available in 68-pin PGA and PLCC, and a 64-pin TQFP
Industrial temperature range (-40°C to +85°C) is available
for selected speeds
Green parts available, see ordering information
Functional Block Diagram
OE
L
CE
L
R/W
L
OE
R
CE
R
R/W
R
I/O
0L
- I/O
7L
I/O
Control
BUSY
L
(1,2)
,
I/O
Control
I/O
0R
-I/O
7R
BUSY
R
A
12R
A
0R
(1,2)
A
12L
A
0L
Address
Decoder
13
MEMORY
ARRAY
13
Address
Decoder
CE
L
OE
L
R/W
L
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
CE
R
OE
R
R/W
R
SEM
L
(2)
INT
L
NOTES:
1. (MASTER):
BUSY
is output; (SLAVE):
BUSY
is input.
2.
BUSY
outputs and
INT
outputs are non-tri-stated push-pull.
M/S
SEM
R
INT
R
(2)
2942 drw 01
JUNE 2012
1
©2012 Integrated Device Technology, Inc.
DSC 2941/10
Jlink 问题。大家帮忙下。
今天叫同学拿的Jlink 仿真器。 一开始我把驱动装好,把Jlink 连上电脑 , 再把JTAG的20PIN 连上 ARM9开发板的 JTAG 调试口。刚开始的时候 用J-Link Commander 能打印出Jlink 的信息 但是检测不 ......
谢谢分享 ARM技术
可控硅知识的问与答
一、可控硅的概念和结构? 晶闸管又叫可控硅。自从20世纪50年代问世以来已经发展成了一个大的家族,它的主要成员有单向晶闸管、双向晶闸管、光控晶闸管、逆导晶闸管、可关断晶闸管、快速晶闸管 ......
ufuture PCB设计
【设计工具】赛灵思(Xilinx)最新版设计工具支持堆叠硅片互连技术
这个是老外的视频觉得挺高难特来分享 ...
ddllxxrr FPGA/CPLD
忙里偷闲学习ufun_19]FX2N PLC仿制验证通信部分完成,欢迎大家测评
经过一段时间学习,了解,分析。从别人的基础上移植了FX2N PLC仿制验证通信部分完成,欢迎大家测评。通信部分OK其它待完成261292 ...
boming stm32/stm8
求助:通过PWM波控制蜂鸣器输出声音如何消除噪音
本帖最后由 497759272 于 2016-3-25 19:02 编辑 小弟最近正在做一个电子节拍器的项目,通过MSP430的定时器控制PWM波进而产生中断效果同时产生 ‘嗒’ 的音,但是输出之后的声音除了嗒之外有 ......
497759272 微控制器 MCU
充分利用计算机内部资源的虚拟示波器(checked)
本帖最后由 辛昕 于 2018-5-3 16:35 编辑 其实从后来的经历来看。 此内容由EEWORLD论坛网友辛昕原创,如需转载或用于商业用途需征得作者同意并注明出处 这件事,除非是自己去做,否 ......
辛昕 DIY/开源硬件专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1609  2856  2679  2178  2448  57  45  33  59  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved