电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB67M0000BGR

产品描述LVPECL Output Clock Oscillator, 67MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531MB67M0000BGR概述

LVPECL Output Clock Oscillator, 67MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB67M0000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率67 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
请问wince中怎么实现mid播放?
请问wince中怎么实现mid播放??那里有软解码器??...
lamborghini 嵌入式系统
adc128s022的采集,TI没有驱动包,谁有驱动包程序参考一下,谢谢
adc128s022的采集,TI没有驱动包,谁有驱动包程序参考一下,谢谢...
阳光守望者 模拟与混合信号
LED路灯应用中存在的三大问题
1、价格偏高   目前LED路灯的成本还远高于高压钠灯,一款LED路灯价格在3000~5000元,甚至更高,而一套进口品牌的高压钠灯(含灯具、成套电器光源)价格不超过1500元。就现状而言,LED路灯明 ......
探路者 LED专区
菜鸟求助STM32ADC多通道连续转换模式问题
我用PA0,PA1,PB0三路作为ADC的三个通道,每个通道用单通道模式测试转换都是正确的,但是ADC和DMA参数改成多通道模式时结果不正确,为乱码。 /*-------------------------------ADC private ......
向日葵不哭100 stm32/stm8
有关MOSFET的选型指导
MOSFET的选型指导 MOSFET 的应用选择须综合各方面的限制及要求。下面主要从应用的安全可靠性方面 阐述选型的基本原则。 建议初选之基本步骤: 136412 136413 资源中心下载:有关M ......
qwqwqw2088 模拟与混合信号
嘉立创打板出错,2D线用All Layer层
前不久在嘉立创打样一块小板,结果回来后图中本来该盖白油的部分成了贴焊的焊盘。 当时设计时也是省步骤不愿意在螺丝孔附近多画丝印圈选了All Layer层的2D线,结果转成Gerber时每层都有圈, ......
ai.en PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 160  91  2720  2091  2308  9  29  58  59  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved