电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB676M000BGR

产品描述LVPECL Output Clock Oscillator, 676MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531MB676M000BGR概述

LVPECL Output Clock Oscillator, 676MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB676M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率676 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
TQ2440A怎么样使用KITL??
我是这样做的: 1. 修改C:\WINCE600\PLATFORM\TQ2440下的TQ2440.bat,将“set BSP_NOUSBFN=”改为“set BSP_NOUSBFN=1” 2. 修改C:\WINCE600\PLATFORM\TQ2440\Src\Inc下的kitl_cfg.h,将“//# ......
ghoulich 嵌入式系统
请问下射频芯片这几个功能是什么作用?
会用这种芯片,但是一直不知道这些参数是什么作用 481232 ...
sky999 无线连接
AVR 步进电机控制 定长和定角度
AVR64怎么控制步进电机的定长和定角度,PWM可以让电机动起来,怎么定长度和定角度。现在一点思绪都没有! 谢谢! ...
jian5156 Microchip MCU
Raw-OS 0.95d+QP VC平台移植版
Raw-OS 0.95d+QP VC平台移植版 更新日期:2012-08-20 贡献者:jorya_txj 官网下载 网站已经更新,对QP 感兴趣的可以去体验下. 里面的例子是practical UML statechars 的第224页的Remin ......
jorya_txj 嵌入式系统
招聘硬件设计实习生
招聘硬件设计实习生 北京农业信息技术研究中心是专门从事农业及农村信息化工程技术研究开发的国家级科研机构,位于北京市海淀区板井路。现招收以下客座研究生1-2名。 研究方向:农业相关智能 ......
silelehlv 工作这点儿事
为什么会出现头文件打不开的错误
122559...
懒虫 DSP 与 ARM 处理器

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1483  2178  173  254  1228  30  44  4  6  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved