电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA823M000BGR

产品描述LVPECL Output Clock Oscillator, 823MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530MA823M000BGR概述

LVPECL Output Clock Oscillator, 823MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA823M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率823 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
GD32E103 eval板下载出错
首先上一张开箱照: 429158 当我使用板载下载器下载时,出现如下错误。板载下载器似乎可以支持jtab和sw模式,都试过了。载完程序也不跑。 429160429159另外问一下,MDK里面似乎没有启 ......
tinnu GD32 MCU
msp430 编译器
请问我见过一个程序,连启动代码也是自己写的,他是用什么样的编译器...
koksvalue 微控制器 MCU
与或式化简
例:f’= f⊕起跳状态 + /Q6/Q5/Q4/Q3/Q2/Q1 = Q6⊕Q5⊕/Q6/Q5/Q4/Q3Q2Q1 + /Q6/Q5/Q4/Q3/Q2/Q1 = (Q6⊕Q5)/(/Q6/Q5/Q4/Q3Q2Q1) + / (Q6⊕Q5) /Q6/Q5/Q4/Q3Q2Q1 + /Q6/Q5/Q4/Q3/Q2/Q1 =(Q ......
chengaj 嵌入式系统
关于LM3S8962 SSI通信的问题
在使用ssi通信的时候,从机要求在所有数据全部移出后的下一个时钟上升沿更新数据。问一下,怎么样给时钟信号加一个周期?附上程序,谢谢...
cclcxy 微控制器 MCU
MQTT协议介绍之一:发布/订阅
318615在机智云的整个架构里面,如上图,GAgent实现了从模块到云端的数据交互,其实GAgent里面就是用MQTT协议实现的,可见MQTT协议的重要性。从今天开始的几节内容,小编将会带大家了解物联网 ......
z3512641347 综合技术交流
请问有没有omron的plc编程手册啊!
公司现在要用omron的PLC,以前用的是西门子的,请大家多多指教怎么学习比较快,谢谢!...
xiaociwei 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1702  2026  874  2696  403  5  28  54  53  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved