电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA296M000BG

产品描述LVPECL Output Clock Oscillator, 296MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531MA296M000BG概述

LVPECL Output Clock Oscillator, 296MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA296M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率296 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
USB 3.0芯片出货量将大幅上涨
本帖最后由 jameswangsynnex 于 2015-3-3 19:57 编辑 由于终端产品的陆续推出,2010年下半年USB3.0芯片出货量将较上半年有近200%的增长。 与USB 2.0相较,USB 3.0最大的优势在于资料传输速率 ......
探路者 消费电子
CMOS在大范围医疗及其他新型图形传感器应用中赢得市场
  目前,传统的电荷耦合设备(CCD)图像传感器技术已不能满足工业及专业图像抓取(image capture)应用的需要。基于标准CMOS技术的新型图像传感器技术以其高度灵活性、出色的静态和动态特性以 ......
dtcxn 医疗电子
想通过SSDT HOOK 写个驱动 实现进程保护 文件保护 但是 在2003下蓝屏
用 SSDT HOOK 写了一个驱动 实现 进程保护 文件保护 注册表保护 但是 在2003下 打开驱动 以后 如果打开IE 访问页面的时候 就蓝屏 请达人指出错误!非常感谢! 代码: BOOLEAN PidVeri ......
cewei30mkk 嵌入式系统
嵌入式新人入门手册征集中
           嵌入式新人入门手册征集   由于网络技术的发展,嵌入式系统在经历了20年的发展历程后,又经历了一个新的历史发展水平,即从普遍的低端应用进入到一个高,低端并行发展 ......
keyandlin 嵌入式系统
蚂蚁和大象
1、蚂蚁和大象结婚了,可是没几天大象就死了,蚂蚁非常伤心,一边哭一边骂到:亲爱的,你怎么走在我前面了呢,这辈子我他妈不用干别的了,就埋你了!      2、大象不小心踩了蚂蚁窝,蚂蚁 ......
chungqq 聊聊、笑笑、闹闹
【Verilog资料大泄露】FPGA入门资料集
最近在学习FPGA,将俺学习过程中看过的的,觉得非常好的资料奉送给大家,求加精,求压力!!!...
s409348459 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 843  2447  82  2625  1463  20  2  34  33  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved