电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531WC1357M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1357MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531WC1357M00DGR概述

CMOS/TTL Output Clock Oscillator, 1357MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531WC1357M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1357 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
WINCE
将数据库db1.mdb复制到wince4.2的mobile Device时,在进行格式转换时,提示远程过程调用失败。 无法复制 ...
86814429 嵌入式系统
求助169学习板spi问题
我有两块学习板2274和169,分别外扩flashat 45db041,在2274上使用正常,但在169的学习板上就始终不行,我刚刚接触msp430和spi很多问题不懂,boss又催得急,我特别着急,做梦都想着,请各位大虾 ......
czgg048 微控制器 MCU
2013年,你最关注的技术是什么?
2013年—— 你最关注的技术是什么? 你最希望在论坛里讨论的技术是什么? 如果对此建立专栏,你期待讨论哪些内容? ...
soso 综合技术交流
祝各位龙年大吉,冬梅为大伙传春报喜~~~~
祝各位龙年大吉,献上冬梅一株为大伙传春报喜~~~~ ps:哪位知道这是啥原理哈?...
open82977352 聊聊、笑笑、闹闹
请问OMAP-L138 PWM输出有源滤波电路
现在想通过OMAP138的HPWM管教输出PWM信号,然后通过有源滤波电路输出给VCXO晶振,但不知道大家有谁弄过这个没?...
panhaojie123 DSP 与 ARM 处理器
元芳,你对此电路有何看法?(4)
元芳,你对此电路有何看法?(4) 元芳:大人,元芳寻大人几日不见,甚是担心。今太平盛世,无案可断,想必大人又是去修研电路?狄:最近宫里的案子快结了,我去垒了几天代码,今天得空出来再 ......
okhxyyo 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1260  2308  2688  596  2722  3  52  5  2  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved