电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SB1326M00DGR

产品描述LVDS Output Clock Oscillator, 1326MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531SB1326M00DGR概述

LVDS Output Clock Oscillator, 1326MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SB1326M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1326 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求救,我用PB5.0编译的内核在CEPC上系统启动成功,但是硬盘和光驱初始化失败(找不到)
我用PB5.0编译的内核在CEPC上系统启动成功,但是硬盘和光驱初始化失败(找不到光驱和硬盘)。 我在编译内核的时候确实加了相应的文件系统和储存设备驱动的支持,但是从PB的信息看总是有Atapi!C ......
5133858 嵌入式系统
51单片机230个Proteus仿真实例
134965 134964 本帖最后由 GONGHCU 于 2013-11-28 09:34 编辑 ]...
GONGHCU 51单片机
Rayeager PX2在linux下adb 设备驱动
参考google提供的方法:http://developer.android.com/tools/device.html,但发现通过做这些还是有些android设备连接不上,当然有的会发现得上所以也是必须要做的这一步。 在/etc/udev/rules.d ......
穿prada的008 Linux开发
如何访问网卡寄存器中的内容
各位大哥: 我的网卡“资源”选项内容如下:“内存范围 EE000000-EE000FFF, 输入/输出范围 C000-C03F 中断请求 11”。现在我想访问该网卡寄存器中的俄内容,请问我需要用什么方法去访问, ......
jackwellsun88 嵌入式系统
SensorTag不用DevPack调试方法[搬运]
买了很久的SensorTag一直吃灰,本来买了来玩6LowPan的,但是发现这货要DevPack才能调试,所以一直吃灰,而且调试接口还是很不常见的那种双排0.635毫米间距的插座,当初买的时候就没买DevPack, ......
shinykongcn 无线连接
qt for wince 开发环境配置
小弟 求 qt for wince 开发环境配置? 配置成功给50分!OOO.........
ap0405326 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2377  2359  2909  951  2642  24  46  19  7  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved