IC PIA-GENERAL PURPOSE, PDIP24, Parallel IO Port
参数名称 | 属性值 |
厂商名称 | NXP(恩智浦) |
包装说明 | , |
Reach Compliance Code | unknown |
JESD-30 代码 | R-PDIP-T24 |
端子数量 | 24 |
封装主体材料 | PLASTIC/EPOXY |
封装形状 | RECTANGULAR |
封装形式 | IN-LINE |
认证状态 | Not Qualified |
表面贴装 | NO |
技术 | CMOS |
端子形式 | THROUGH-HOLE |
端子位置 | DUAL |
uPs/uCs/外围集成电路类型 | PARALLEL IO PORT, GENERAL PURPOSE |
Base Number Matches | 1 |
这份文档是关于一种接口向量(Interface Vector, IV)字节的详细技术手册,它是一种8位双向数据寄存器,设计用于微处理器系统中作为I/O接口元素。以下是一些值得关注的技术信息:
双向数据寄存器:文档描述了一个8位的双向数据寄存器,可以作为输入和输出使用。
独立端口操作:该IV字节包含两个端口,它们可以独立操作,除非两个端口都尝试向IV字节输入数据,在这种情况下,用户端口具有优先级。
地址编程:每个IV字节都有一个8位的可编程地址,用于启用微处理器端口。当SC控制信号为高时,微处理器端口的数据被视为地址,如果地址与IV字节内部编程的地址匹配,则启用微处理器端口。
主使能(Master Enable, ME):ME输入可以作为第九个地址位,允许在总线上单独选择512个IV字节,而无需解码。
用户端口的始终可访问性:无论微处理器端口是否被选中,用户端口始终可访问。
数据总线控制:数据总线的活跃状态由BIC和BOC输入控制,文档中提供了一张表格来说明这些控制输入的功能。
接口向量总线控制:微处理器端口的活动由ME、SC、WC和BIC输入控制,以及内部状态锁存器的状态。
传播延迟:文档提供了关于数据输出传播延迟的技术规格,包括从DOUT到ROUT的传播延迟,以及从DIN到DOUT的传播延迟。
引脚描述:文档列出了所有的引脚及其功能,包括用户数据/输出线、接口向量总线、字节输入控制、字节输出控制等。
电气特性:文档提供了详细的电气特性,包括用户数据延迟、用户输出使能、IV数据延迟、时钟脉冲宽度、建立时间和保持时间等。
编程信息:文档提供了地址编程的步骤和规格,包括编程电源电压、电流、脉冲上升时间和宽度等。
测试电路和波形:文档包含了用于测试IV字节的电路图和相关的波形图。
8T33NA | 8T33F | 8T32NA | 8T32F | |
---|---|---|---|---|
描述 | IC PIA-GENERAL PURPOSE, PDIP24, Parallel IO Port | IC PIA-GENERAL PURPOSE, CDIP24, Parallel IO Port | IC PIA-GENERAL PURPOSE, PDIP24, Parallel IO Port | IC PIA-GENERAL PURPOSE, CDIP24, Parallel IO Port |
Reach Compliance Code | unknown | unknown | unknown | unknown |
JESD-30 代码 | R-PDIP-T24 | R-GDIP-T24 | R-PDIP-T24 | R-GDIP-T24 |
端子数量 | 24 | 24 | 24 | 24 |
封装主体材料 | PLASTIC/EPOXY | CERAMIC, GLASS-SEALED | PLASTIC/EPOXY | CERAMIC, GLASS-SEALED |
封装形状 | RECTANGULAR | RECTANGULAR | RECTANGULAR | RECTANGULAR |
封装形式 | IN-LINE | IN-LINE | IN-LINE | IN-LINE |
认证状态 | Not Qualified | Not Qualified | Not Qualified | Not Qualified |
表面贴装 | NO | NO | NO | NO |
技术 | CMOS | CMOS | CMOS | CMOS |
端子形式 | THROUGH-HOLE | THROUGH-HOLE | THROUGH-HOLE | THROUGH-HOLE |
端子位置 | DUAL | DUAL | DUAL | DUAL |
uPs/uCs/外围集成电路类型 | PARALLEL IO PORT, GENERAL PURPOSE | PARALLEL IO PORT, GENERAL PURPOSE | PARALLEL IO PORT, GENERAL PURPOSE | PARALLEL IO PORT, GENERAL PURPOSE |
Base Number Matches | 1 | 1 | 1 | 1 |
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved