电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MC1345M00DGR

产品描述LVPECL Output Clock Oscillator, 1345MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530MC1345M00DGR概述

LVPECL Output Clock Oscillator, 1345MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MC1345M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1345 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
可以绘制心电图的PPG和ECG,有什么不同
PPG简单说就是采用光的反射测量,血液中的血红蛋白的浓度会随着脉搏的跳动发生变化,光通过皮肤穿过血液时,不断变化的血容量对光的吸收量相应的在不停变化,通过这种变化提取心率值。由 ......
梅子芯 TI技术论坛
谁有OrCAD做的STM32F103LQFP100的原理图封装
正在计划应用STM32F103VB到新的产品开发中,时间紧迫.哪位大虾有OrCAD做的STM32F103VBLQFP-100的原理图封装哦?最好是原理图封装上带有复用功能的,这样画原理图就可以不用看datasheet了.多谢 ......
916114 stm32/stm8
opa695放大100倍
求opa695/opa690放大一百倍的电路图 ,我一级联就没有波形了 ,求大神帮忙,求电路图 ...
zrar 模拟电子
TI培训中心上线
122493 资源非常多,包括处理器和信号链的内容都有,但是都是英文培训 122494...
wstt TI技术论坛
给win10平板来个标准USB+充电
2017年3月8日先来说说为什么会有如标题产生的问题。去年未在学校申请了一个项目,先在要开始搞了,现在已经大三,课程比较分散和少,又找了一个实习单位,感觉么么哒~~很难集中时间写项目程序 ......
11044755967 DIY/开源硬件专区
继电器消火花电路中的电容电阻取多大?
如图,微型继电器线圈电压12V,控制交流220交流用电器,用电器(微型电机)功率20W,触点间连接的电容电阻消火花,防止对单片机干扰,请问电容应取多大?耐压多少?电阻取多大?功率多少?以前 ......
wh8010jky 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 915  2742  1383  2139  2691  39  27  43  28  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved