电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MC1345M00DG

产品描述LVPECL Output Clock Oscillator, 1345MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530MC1345M00DG概述

LVPECL Output Clock Oscillator, 1345MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MC1345M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1345 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请教:如何使得屏幕保持常亮(visual basic 2008)
使用VS2008,使用visual basic编写的程序,使用什么代码才能使得屏幕保持常亮?谢谢了!...
shshyy 嵌入式系统
一款实用的电力载波模块通讯测试程序
1.本软件能帮助您快速掌握对电力线通信模块的使用,完成开发、测试与评估等工作。 2.本软件为纯绿色软件,无需安装,只要双击或右键打开名为“PLMtest.exe ” 的文件即可运行。 3.当打开 ......
lljc 测试/测量
关于TI的视频教程
说实在的,我看视频觉得有点不太耐烦,你说知道的吧不看吧又怕又有些不知道的要点漏掉,你说看吧,实在是实实在在的视频的播放时间 我怎么还是觉得与其有时间准备制作,还不如直接形成文字文 ......
wangfuchong 微控制器 MCU
国内某知名电信设备提供商招聘软件工程师
职位 主机软件工程师 职责 1、负责通信应用软件开发工作,完成相关的设计文档、代码编写。 2、对较为成熟的软件模块进行维护及二次开发。 3、参与相关质量活动,确保设计及实现工作按时保 ......
果果女 嵌入式系统
中断优先级电路的处理
想请教大家一个问题:中断优先级电路对下面的情况是怎么处理的:一个高优先级和一个低优先级的中断源同时申请中断,cpu在处理完高级的之后还处理低级的吗? 谢谢大家!...
hoohoo2002 嵌入式系统
爱你却说不出口。。。写给我爱得人。。。
光棍节得时候,我很失落,记得高中得时候我就喜欢她,上了大学了我还是忘不了她,我感觉我很傻,我在傻傻得等她,我叫她姐,她叫我弟,其实一直有一句话想对他说:”桐,弟爱你!爱得死去活来! ......
小小白 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1696  1440  75  1291  1671  59  39  49  3  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved