电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SB1291M00DGR

产品描述LVDS Output Clock Oscillator, 1291MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531SB1291M00DGR概述

LVDS Output Clock Oscillator, 1291MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SB1291M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1291 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【极海 APM32E103VET6S MINI开发板评测】第一帖 下载跑起来!兼容性不错
心心念念的极海103VE的开发板终于到了。 话不多说,跑起来。 一PACK包装起来 极海有自己的PACK包我们先装起来 642418 看到极海型号了 二找个LED例程 ......
常见泽1 国产芯片交流
交流反相放大
本帖最后由 paulhyde 于 2014-9-15 04:06 编辑 我做了一个基于LM324的交流反相放大,放大可以,但是交流会失真,有没有哪位同学做过这个的,能不能告诉我你们的参数。。。。。 图是网上比较容 ......
被放大的元器件 电子竞赛
大家讨论国产MCU都很热烈,不知道国内MCU哪些过EMC强些?
本帖最后由 damiaa 于 2020-9-4 12:15 编辑 大家讨论国产MCU都很热烈,不知道国内MCU哪些过EMC强些? 这里不讨论CPU的外围EMC电路,假定是一样的。 最近都在玩国产MCU,很欢 ......
damiaa 国产芯片交流
如何处理未使用的运放
我们在这里所谈论的 “未使用的运放” 不是指在芯片储藏箱或防静电袋中的运放;而是指在同一个封装里面的多个运放中未被使用的部分。  最近论坛中的一个提问促使我来研究这个问题,在处理这个 ......
fish001 模拟与混合信号
基于bq24161+TPS2419的双电池供电方案设计分析
本文档介绍了基于bq24161+TPS2419的双电池供电方案设计分析,欢迎大家下载分享哦~ ...
德州仪器 模拟与混合信号
用单向可控硅代替双向可控硅
用单向可控硅代替双向可控硅电路形式:采用两个单向可控硅反向并联,触发要求:两个可控硅的脉冲相差180度,最好能设计好死角时间,一般可控硅的触发信号要求即可,根据经验值和典型值确定不通的触发 ......
fighting 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 121  1742  1974  61  567  54  4  41  39  44 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved