电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MC563M000DGR

产品描述LVPECL Output Clock Oscillator, 563MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530MC563M000DGR概述

LVPECL Output Clock Oscillator, 563MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MC563M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率563 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
毕业设计 基于DSP的SPWM技术实现
紧急求助专家帮忙。本人大四毕业设计,做DSP的SPWM技术实现。用的是2407的芯片,要求仿真出波形图,并且还要进行算法的计算和改进,提出优化,对误差进行分析,并对死区控制进行分析。 本人现 ......
linsijing 嵌入式系统
学C遇到的问题
现在学习C,是自己买了本谭浩强的C语言程序设计自己在家边看边用电脑写写,发现在看书看了几次能看明白了,再做后面的练习又不会了,不知道怎么下手,看了答案才知道原来是这样的怎么办?越看越 ......
zjjone1023 嵌入式系统
电路识图32-负压、倍压整流电路原理分析
本帖最后由 tiankai001 于 2018-2-11 10:54 编辑 一、负压整流电路如果需要得到负电压,就应采用负压整流电路。负压整流电流同样具有半波整流、全波整流、桥式整流等电路形式。1、负压半波整 ......
tiankai001 综合技术交流
wince下socket编程问题请教
问题一: 如下是服务器端的部分程序,accept成功后,客户端给服务器端发送两次消息,分别为"01","02". 发现:如果把szText的大小改为3,则只能成功接受一次数据,改成16就能接受两 ......
wmj820303 嵌入式系统
金刚狼的LCD Sharp® LCD BoosterPack
从网上找到金刚狼的LCD资料,分享一下大家不用找了,同时也做个记号! 169791设计文件 169792 169793 ...
ddllxxrr 微控制器 MCU
初学Windows驱动开发, 请推荐些资料和书籍, 谢谢!
初学Windows驱动开发, 主要是做网络方面的, 比如数据报的抓包、发包之类。 请推荐些资料和书籍, 谢谢!...
mlbshymv 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 445  1705  13  2152  1146  51  46  30  12  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved