电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NA773M000DGR

产品描述LVDS Output Clock Oscillator, 773MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531NA773M000DGR概述

LVDS Output Clock Oscillator, 773MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NA773M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率773 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
微波放大器增益与噪声关系的分析方法
【摘要】 提出了一种在微波宽带低噪声放大器设计中,放大器增益性能与噪声性能之间关系的解析表达式,对其解析解进行了详尽的讨论,大大简化了传统的设计过程,并对微波低噪声HEMT器件JS8905-AS的性 ......
JasonYoo 模拟电子
大家有没想过怎么测量压力
本帖最后由 曾经in 于 2015-6-11 23:01 编辑 首先,这里想讨论的是测量刚体的接触力,不是其他气体或液体压力的测量 情况1:DIY电动滑板,想采集前后桥压力来判断人的重心位置。 情况2: ......
曾经in 传感器
通信系统过电压产生的原因与防护
摘要:叙述在通信系统中过电压产生的原因、雷电的形成、防护的措施以及各种防护器件。 关键词:过电压雷电防护器件 随着经济和科技的发展,人们对现代化的通信手段的依赖程度越来越强烈。现代通 ......
zbz0529 无线连接
关于你的职业规划
投票: 1、 你是否对自己有个明晰的近期或者远期的职业规划? a.yes b.no 静下心来想想,自己一年之后怎样?十年之后什么样?三十年后又将怎样?也许你期望稳定,不错的收入和温馨的家庭, ......
呱呱 单片机
DSP2812的仿真状态 和 从H0引导 求解惑
这两种状态的过程有什么区别 仿真状态下.reset段是不是放到了H0的0x3f8000上 仿真状态下的详细执行过程是什么样的呢?? 从H0引导的详细执行过程是社么样的呢??求高手解惑啊 困扰了很久了 。 ......
bxtinglove DSP 与 ARM 处理器
WINCE6可以支持GAPI吗?
想必各位已经知道WINCE5平台可以支持GAPI. 请问WINCE6平台可以支持GAPI吗?...
taoweiwen 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1084  2917  662  2426  2842  25  39  54  36  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved