电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EA391M000DG

产品描述LVPECL Output Clock Oscillator, 391MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531EA391M000DG概述

LVPECL Output Clock Oscillator, 391MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EA391M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率391 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
悬挂运动控制系统
本帖最后由 paulhyde 于 2014-9-15 09:02 编辑 往届题目:悬挂运动控制系统,包括完整的硬件电路,程序代码以及报告~~希望能给你帮助~~ ...
xianghong123 电子竞赛
泰克有奖活动|半导体材料与器件测试技术热门应用
【活动时间】即日起——2021年6月30日 【参与有礼】 Step1:点击页面“ 我要参与”按钮,填写并提交问卷信息; Step2:任选页面下方5个您感兴趣的资料,认真学习 ......
EEWORLD社区 测试/测量
lm3s怎样和5V器件的TTL电平接口呢
以前搞51,现在想学习lm3s,Lm3s是用的3.3v.请问怎样和5V器件的TTL电平接口呢?...
ZHANGXUEJIE 微控制器 MCU
工程师出身的还是销售、市场出身的员工更容易做到公司上层? 欢迎加入讨论!!
工程师出身的还是销售、市场出身的员工更容易做到公司上层? 欢迎加入讨论!! 1.工程师会有更大的上升空间,因为从最下层的工程师做上来的员工对公司的产品线会有更加深刻的认识,技术上 ......
lhy FPGA/CPLD
自动增益控制电路
本帖最后由 dontium 于 2015-1-23 13:12 编辑 82064 ...
落花入户飞 模拟与混合信号
ARM安装问题求助
添加库文件这里在CMSIS DRIVER中,USART(API)一直是红的。出现如图情况233803 请求大神帮助啊!!!!!!! ...
所以5211314 ARM技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 40  704  644  1418  1758  22  53  13  9  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved