电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT7140LA100PDGI

产品描述Dual-Port SRAM, 1KX8, 100ns, CMOS, PDIP48, 0.550 X 0.610 INCH, 0.190 INCH HEIGHT, GREEN, PLASTIC, DIP-48
产品类别存储    存储   
文件大小150KB,共19页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

IDT7140LA100PDGI概述

Dual-Port SRAM, 1KX8, 100ns, CMOS, PDIP48, 0.550 X 0.610 INCH, 0.190 INCH HEIGHT, GREEN, PLASTIC, DIP-48

IDT7140LA100PDGI规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码DIP
包装说明DIP, DIP48,.6
针数48
Reach Compliance Codecompliant
ECCN代码EAR99
最长访问时间100 ns
I/O 类型COMMON
JESD-30 代码R-PDIP-T48
JESD-609代码e3
长度61.849 mm
内存密度8192 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度8
功能数量1
端口数量2
端子数量48
字数1024 words
字数代码1000
工作模式ASYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织1KX8
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码DIP
封装等效代码DIP48,.6
封装形状RECTANGULAR
封装形式IN-LINE
并行/串行PARALLEL
峰值回流温度(摄氏度)260
电源5 V
认证状态Not Qualified
座面最大高度5.08 mm
最大待机电流0.004 A
最小待机电流2 V
最大压摆率0.14 mA
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术CMOS
温度等级INDUSTRIAL
端子面层MATTE TIN
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度15.24 mm
Base Number Matches1

文档预览

下载PDF文档
HIGH SPEED
1K X 8 DUAL-PORT
STATIC SRAM
Features
IDT7130SA/LA
IDT7140SA/LA
High-speed access
– Commercial: 20/25/35/55/100ns (max.)
– Industrial: 25/55/100ns (max.)
– Military: 25/35/55/100ns (max.)
Low-power operation
– IDT7130/IDT7140SA
Active: 550mW (typ.)
Standby: 5mW (typ.)
– IDT7130/IDT7140LA
Active: 550mW (typ.)
Standby: 1mW (typ.)
MASTER IDT7130 easily expands data bus width to 16-or-
more-bits using SLAVE IDT7140
On-chip port arbitration logic (IDT7130 Only)
BUSY
output flag on IDT7130;
BUSY
input on IDT7140
INT
flag for port-to-port communication
Fully asynchronous operation from either port
Battery backup operation–2V data retention (LA only)
TTL-compatible, single 5V ±10% power supply
Military product compliant to MIL-PRF-38535 QML
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Available in 48-pin DIP, LCC and Ceramic Flatpack, 52-pin
PLCC, and 64-pin STQFP and TQFP
Green parts available, see ordering information
Functional Block Diagram
OE
L
CE
L
R/W
L
OE
R
CE
R
R/W
R
I/O
0L
- I/O
7L
I/O
Control
BUSY
L
(1,2)
I/O
0R
-I/O
7R
I/O
Control
BUSY
R
Address
Decoder
10
,
(1,2)
A
9L
A
0L
MEMORY
ARRAY
10
Address
Decoder
A
9R
A
0R
CE
L
OE
L
R/W
L
ARBITRATION
and
INTERRUPT
LOGIC
CE
R
OE
R
R/W
R
INT
L
(2)
INT
R
2689 drw 01
(2)
NOTES:
1. IDT7130 (MASTER):
BUSY
is open drain output and requires pullup resistor.
IDT7140 (SLAVE):
BUSY
is input.
2. Open drain output: requires pullup resistor.
OCTOBER 2008
1
DSC-2689/14
©2008 Integrated Device Technology, Inc.
DeviceEmulatorBSP 制作模拟器
请问一下各位高手,利用DeviceEmulatorBSP.msi怎么制作自己需要的SDK并包含有模拟器啊? 网上找了一些资料,但是制作出来的SDK无法弹出模拟器出来!不知道怎么使用。...
神童 嵌入式系统
是德科技注册抽奖3月15日- 3月18日获奖快报
卖报了,卖报了,是德科技注册抽奖活动获奖名单来啦,活动期间,整个中国一天只产生一个的每日获奖网友。{:1_107:}恭喜一下获奖人员。>>点击更多获奖信息 日期姓名联系方式 3月15日許* ......
nmg 测试/测量
Zigbee协议栈中文说明
1.概述1.1解析ZigBee堆栈架构ZigBee堆栈是在IEEE 802.15.4标准基础上建立的,定义了协议的MAC和PHY层。ZigBee设备应该包括IEEE802.15.4(该标准定义了RF射频以及与相邻设备之间的通信)的PHY和MAC ......
wateras1 无线连接
关于 rst2800 fpu的问题
dsp28335 rst2800 fpu 的几个库函数 是不是只能针对汇编语言进行优化啊? ...
zhangwz2016 微控制器 MCU
winCE上面的串口通信问题
下面是我的一段测试代码: using System; using System.Collections.Generic; using System.ComponentModel; using System.Data; using System.Drawing; using System.Text; using Sys ......
xysmart 嵌入式系统
ARM Architecture 0002
ARM CPU的工作模式: 1.User:该模式为Unprivileged modes,该模式下的程序不能访问受保护的系统资源,不能更改CPU工作模式。如果需要跳出该模式,程序需要抛出一个异常(Exception),使CPU进入 ......
hardware_art ARM技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1291  571  15  1330  1390  28  46  4  59  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved