电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT72T4088L6.7BBI

产品描述FIFO, 16KX40, 3.8ns, Synchronous, CMOS, PBGA208, 17 X 17 MM, 1 MM PITCH, PLASTIC, BGA-208
产品类别存储    存储   
文件大小499KB,共52页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

IDT72T4088L6.7BBI概述

FIFO, 16KX40, 3.8ns, Synchronous, CMOS, PBGA208, 17 X 17 MM, 1 MM PITCH, PLASTIC, BGA-208

IDT72T4088L6.7BBI规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码BGA
包装说明BGA,
针数208
Reach Compliance Codecompliant
ECCN代码EAR99
最长访问时间3.8 ns
周期时间6.7 ns
JESD-30 代码S-PBGA-B208
JESD-609代码e0
长度17 mm
内存密度655360 bit
内存宽度40
湿度敏感等级3
功能数量1
端子数量208
字数16384 words
字数代码16000
工作模式SYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织16KX40
可输出YES
封装主体材料PLASTIC/EPOXY
封装代码BGA
封装形状SQUARE
封装形式GRID ARRAY
并行/串行PARALLEL
峰值回流温度(摄氏度)225
认证状态Not Qualified
座面最大高度1.97 mm
最大供电电压 (Vsup)2.625 V
最小供电电压 (Vsup)2.375 V
标称供电电压 (Vsup)2.5 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层TIN LEAD
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间20
宽度17 mm
Base Number Matches1

文档预览

下载PDF文档
2.5 VOLT HIGH-SPEED TeraSync™ DDR/SDR FIFO 40-BIT CONFIGURATION
16,384 x 40, 32,768 x 40,
65,536 x 40, 131,072 x 40
IDT72T4088, IDT72T4098
IDT72T40108, IDT72T40118
FEATURES
Choose among the following memory organizations:
IDT72T4088
16,384 x 40
IDT72T4098
32,768 x 40
IDT72T40108
65,536 x 40
IDT72T40118
131,072 x 40
Up to 250MHz operating frequency or 10Gbps throughput in SDR mode
Up to 110MHz operating frequency or 10Gbps throughput in DDR mode
Users selectable input port to output port data rates, 500Mb/s
Data Rate
-DDR to DDR
-DDR to SDR
-SDR to DDR
-SDR to SDR
User selectable HSTL or LVTTL I/Os
Read Enable & Read Clock Echo outputs aid high speed operation
2.5V LVTTL or 1.8V, 1.5V HSTL Port Selectable Input/Ouput voltage
3.3V Input tolerant
Mark & Retransmit, resets read pointer to user marked position
Write Chip Select (WCS) input enables/disables Write
Operations
Read Chip Select (RCS) synchronous to RCLK
Programmable Almost-Empty and Almost-Full flags, each flag
can default to one of four preselected offsets
Dedicated serial clock input for serial programming of flag offsets
User selectable input and output port bus sizing
-x40 in to x40 out
-x40 in to x20 out
-x40 in to x10 out
-x20 in to x40 out
-x10 in to x40 out
Auto power down minimizes standby power consumption
Master Reset clears entire FIFO
Partial Reset clears data, but retains programmable settings
Empty and Full flags signal FIFO status
Select IDT Standard timing (using
EF
and
FF
flags) or First
Word Fall Through timing (using
OR
and
IR
flags)
Output enable puts data outputs into High-Impedance state
JTAG port, provided for Boundary Scan function
208 Ball Grid array (PBGA), 17mm x 17mm, 1mm pitch
Easily expandable in depth and width
Independent Read and Write Clocks (permit reading and writing
simultaneously)
High-performance submicron CMOS technology
Industrial temperature range (-40°C to +85°C) is available
°
°
FUNCTIONAL BLOCK DIAGRAM
D
0
-D
n
(x40, x20, x10)
WEN
WCS
WCLK
SREN SEN
SCLK
WSDR
INPUT REGISTER
OFFSET REGISTER
SI
SO
FF/IR
PAF
EF/OR
PAE
FWFT
FSEL0
FSEL1
WRITE CONTROL
LOGIC
RAM ARRAY
16,384 x 40,
32,768 x 40
65,536 x 40
131,072 x 40
FLAG
LOGIC
WRITE POINTER
READ POINTER
BM
IW
OW
MRS
PRS
TCK
TRST
TMS
TDO
TDI
Vref
HSTL
BUS
CONFIGURATION
RESET
LOGIC
OUTPUT REGISTER
READ
CONTROL
LOGIC
RT
MARK
RSDR
JTAG CONTROL
(BOUNDARY SCAN)
RCLK
REN
RCS
HSTL I/0
CONTROL
OE
EREN
5995 drw01
Q
0
-Q
n
(x40, x20, x10)
IDT and the IDT logo are trademarks of Integrated Device Technology, Inc. The TeraSync is a trademark of Integrated Device Technology, Inc.
ERCLK
COMMERCIAL AND INDUSTRIAL TEMPERATURE RANGES
1
2004 Integrated Device Technology, Inc. All rights reserved. Product specifications subject to change without notice.
SEPTEMBER 2004
DSC-5995/10
H-JTAG V0.7.0 BETA 支持CORTEX-M3
发布H-JTAG V0.7.0 BETA (Build 20080720) 1. 添加了对CORTEX-M3的支持; 2. 支持CORTEX-M3芯片的片内FLASH烧写; 3. 添加了对XSCALE系列PXA210/250/255的支持; 4. 更正了H-CONVERTER中地 ......
songbo 嵌入式系统
quartusii 官方教程
quartusii 官方教程 ...
huxiao123 FPGA/CPLD
语音输出 PWM占空比 疑问
用430将一段语音采集进来存放在flash中,但是该以多大频率将它输出呢?占空比又该怎么算呢? ...
zzbaizhi 微控制器 MCU
构建新的platform后编译问题,请问怎么解决
我用了SMDK2410生成了一个新的平台,编译运行都没有问题,我把Public和Platform添加到SMDK2410文件夹下面,并相应的改了dir和source文件,但是再编译出现了下面这个问题,请问是怎么回事啊。 d ......
passion07 嵌入式系统
触摸屏校准问题
我现在遇到一个问题,现在的触摸屏校准时,不管单点有没有校准好,只要单击十字光标就指向下一个。五个点校完后,每个点都准就能较好,只要有一个点不准的话就重新循环校准。有时循环好几次都没 ......
kgduerlu 嵌入式系统
低EMI DC/DC变换器PCB设计
导语 由于每个开关电源都会产生宽频带噪声,所以,想要将汽车电路板网络中DC/DC变换器集成到汽车控制装置中的同时,还能满足汽车OEM的EMC标准,简直是难上 ......
木犯001号 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1687  2452  1150  1067  2827  34  50  24  22  57 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved