电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT70V05S25JGI

产品描述Dual-Port SRAM, 8KX8, 25ns, CMOS, PQCC68, PLASTIC, LCC-68
产品类别存储    存储   
文件大小172KB,共22页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

IDT70V05S25JGI概述

Dual-Port SRAM, 8KX8, 25ns, CMOS, PQCC68, PLASTIC, LCC-68

IDT70V05S25JGI规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码LCC
包装说明QCCJ,
针数68
Reach Compliance Codecompliant
ECCN代码EAR99
最长访问时间25 ns
JESD-30 代码S-PQCC-J68
JESD-609代码e3
长度24.2062 mm
内存密度65536 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度8
功能数量1
端子数量68
字数8192 words
字数代码8000
工作模式ASYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织8KX8
封装主体材料PLASTIC/EPOXY
封装代码QCCJ
封装形状SQUARE
封装形式CHIP CARRIER
并行/串行PARALLEL
峰值回流温度(摄氏度)260
认证状态Not Qualified
座面最大高度4.57 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层MATTE TIN
端子形式J BEND
端子节距1.27 mm
端子位置QUAD
处于峰值回流温度下的最长时间30
宽度24.2062 mm
Base Number Matches1

文档预览

下载PDF文档
HIGH-SPEED 3.3V
8K x 8 DUAL-PORT
STATIC RAM
Features
x
x
IDT70V05S/L
x
x
True Dual-Ported memory cells which allow simultaneous
reads of the same memory location
High-speed access
– Commercial: 15/20/25/35/55ns (max.)
– Industrial: 20/25/35/55ns (max.)
Low-power operation
– IDT70V05S
Active: 400mW (typ.)
Standby: 3.3mW (typ.)
– IDT70V05L
Active: 380mW (typ.)
Standby: 660
µ
W (typ.)
IDT70V05 easily expands data bus width to 16 bits or more
x
x
x
x
x
x
x
x
using the Master/Slave select when cascading more than
one device
M/S = V
IH
for
BUSY
output flag on Master
M/S = V
IL
for
BUSY
input on Slave
Interrupt Flag
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
TTL-compatible, single 3.3V (±0.3V) power supply
Available in 68-pin PGA and PLCC, and a 64-pin TQFP
Industrial temperature range (-40°C to +85°C) is available
for selected speeds
Functional Block Diagram
OE
L
R/
W
L
OE
R
CE
R
R/
W
R
CE
L
I/O
0L
- I/O
7L
I/O
Control
I/O
Control
I/O
0R
-I/O
7R
BUSY
L
(1,2)
A
12L
A
0L
Address
Decoder
13
BUSY
R
(1,2)
MEMORY
ARRAY
13
Address
Decoder
A
12R
A
0R
CE
L
OE
L
R/
W
L
SEM
L
INT
L
(2)
NOTES:
1. (MASTER):
BUSY
is output; (SLAVE):
BUSY
is input.
2.
BUSY
outputs and
INT
outputs are non-tri-stated push-pull.
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
CE
R
OE
R
R/W
R
M/
S
SEM
R
INT
R
(2)
2941 drw 01
MARCH 2000
1
©2000 Integrated Device Technology, Inc.
DSC 2941/6
【verilog语法分析】强制激励
在一个过程块中,可以用两种不同的方式对信号变量或表达式进行连续赋值。 § 过程连续赋值往往是不可以综合的,通常用在测试模块中。 § 两种方式都有各自配套的命令来停止赋值过程。 ......
eeleader FPGA/CPLD
WiFi模块的PA和LNA该怎么选型呢?
用的芯片是Maxim的MAX2829,想根据这款芯片的官方参考设计,自己做一块WiFi模块电路板,想让这个模块的视距通信距离达到500米左右,但是不知道该怎么选取相应的PA和LNA啊,求大侠搭救解惑。。。...
ghoulich 无线连接
LSM303C(加速度+磁力计)驱动例程ver1.1
这里分享官方提供的LSM303C芯片的MCU驱动代码及例程 (版本ver1.1),供大家参考使用。 312035 (>>点击这里,可前往ST各类传感器MCU驱动程序总资源包,查找更多传感器MCU驱动资源) ...
谍纸天眼 MEMS传感器
第二届(1995年)全国大学生电子设计竞赛题目
本帖最后由 paulhyde 于 2014-9-15 09:00 编辑 ...
maker 电子竞赛
位器上的数字字母标识
电位器在电路中的主要作用是调节电压与电流的大小。在电位器上经常能够看到一些字母与数字的组合标识,这些数字指的是电位器的阻值与线性,但这些字母则意味着什么呢?本文将为大家答疑 ......
qwqwqw2088 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2653  1154  1441  1360  2280  48  5  56  34  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved