电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LCX16374MTDX_NL

产品描述Bus Driver, LVC/LCX/Z Series, 2-Func, 8-Bit, True Output, CMOS, PDSO48, 6.10 MM, MO-153ED, TSSOP-48
产品类别逻辑    逻辑   
文件大小126KB,共10页
制造商Fairchild
官网地址http://www.fairchildsemi.com/
标准
下载文档 详细参数 选型对比 全文预览

74LCX16374MTDX_NL概述

Bus Driver, LVC/LCX/Z Series, 2-Func, 8-Bit, True Output, CMOS, PDSO48, 6.10 MM, MO-153ED, TSSOP-48

74LCX16374MTDX_NL规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Fairchild
零件包装代码TSSOP
包装说明TSSOP, TSSOP48,.3,20
针数48
Reach Compliance Codecompliant
系列LVC/LCX/Z
JESD-30 代码R-PDSO-G48
JESD-609代码e3
长度12.5 mm
负载电容(CL)50 pF
逻辑集成电路类型BUS DRIVER
最大频率@ Nom-Sup170000000 Hz
最大I(ol)0.024 A
湿度敏感等级2
位数8
功能数量2
端口数量2
端子数量48
最高工作温度85 °C
最低工作温度-40 °C
输出特性3-STATE
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装等效代码TSSOP48,.3,20
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
包装方法TAPE AND REEL
峰值回流温度(摄氏度)260
电源3.3 V
Prop。Delay @ Nom-Sup6.2 ns
传播延迟(tpd)7.4 ns
认证状态Not Qualified
座面最大高度1.2 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)2 V
标称供电电压 (Vsup)2.5 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Matte Tin (Sn)
端子形式GULL WING
端子节距0.5 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
触发器类型POSITIVE EDGE
宽度6.1 mm
Base Number Matches1

文档预览

下载PDF文档
74LCX16374 Low Voltage 16-Bit D-Type Flip-Flop with 5V Tolerant Inputs and Outputs
February 1994
Revised May 2005
74LCX16374
Low Voltage 16-Bit D-Type Flip-Flop
with 5V Tolerant Inputs and Outputs
General Description
The LCX16374 contains sixteen non-inverting D-type
flip-flops with 3-STATE outputs and is intended for bus ori-
ented applications. The device is byte controlled. A buff-
ered clock (CP) and Output Enable (OE) are common to
each byte and can be shorted together for full 16-bit opera-
tion.
The LCX16374 is designed for low voltage (2.5V or 3.3V)
V
CC
applications with capability of interfacing to a 5V signal
environment.
The LCX16374 is fabricated with an advanced CMOS tech-
nology to achieve high speed operation while maintaining
CMOS low power dissipation.
Features
s
5V tolerant inputs and outputs
s
2.3V–3.6V V
CC
specifications provided
s
6.2 ns t
PD
max (V
CC
3.3V), 20
P
A I
CC
max
s
Power down high impedance inputs and outputs
s
Supports live insertion/withdrawal (Note 1)
s
r
24 mA output drive (V
CC
3.0V)
s
Uses patented noise/EMI reduction circuitry
s
Latch-up performance exceeds 500 mA
s
ESD performance:
Human body model
!
2000V
Machine model
!
200V
s
Also packaged in plastic Fine-Pitch Ball Grid Array
(FBGA)
Note 1:
To ensure the high-impedance state during power up or down, OE
should be tied to V
CC
through a pull-up resistor: the minimum value or the
resistor is determined by the current-sourcing capability of the driver.
Ordering Code:
Order Number
74LCX16374G
(Note 2)(Note 3)
74LCX16374MEA
(Note 3)
74LCX16374MTD
(Note 3)
Package Number
BGA54A
MS48A
MTD48
Package Description
54-Ball Fine-Pitch Ball Grid Array (FBGA), JEDEC MO-205, 5.5mm Wide
48-Lead Small Shrink Outline Package (SSOP), JEDEC MO-118, 0.300" Wide
48-Lead Thin Shrink Small Outline Package (TSSOP), JEDEC MO-153, 6.1mm Wide
Note 2:
Ordering code “G” indicates Trays.
Note 3:
Devices also available in Tape and Reel. Specify by appending the suffix letter “X” to the ordering code.
Logic Symbol
© 2005 Fairchild Semiconductor Corporation
DS012003
www.fairchildsemi.com

74LCX16374MTDX_NL相似产品对比

74LCX16374MTDX_NL 74LCX16374MEAX_NL
描述 Bus Driver, LVC/LCX/Z Series, 2-Func, 8-Bit, True Output, CMOS, PDSO48, 6.10 MM, MO-153ED, TSSOP-48 Bus Driver, LVC/LCX/Z Series, 2-Func, 8-Bit, True Output, CMOS, PDSO48, 0.300 INCH, MO-118, SSOP-48
是否Rohs认证 符合 符合
厂商名称 Fairchild Fairchild
零件包装代码 TSSOP SSOP
包装说明 TSSOP, TSSOP48,.3,20 SSOP, SSOP48,.4
针数 48 48
Reach Compliance Code compliant compliant
系列 LVC/LCX/Z LVC/LCX/Z
JESD-30 代码 R-PDSO-G48 R-PDSO-G48
JESD-609代码 e3 e3
长度 12.5 mm 15.875 mm
负载电容(CL) 50 pF 50 pF
逻辑集成电路类型 BUS DRIVER BUS DRIVER
最大频率@ Nom-Sup 170000000 Hz 170000000 Hz
最大I(ol) 0.024 A 0.024 A
湿度敏感等级 2 1
位数 8 8
功能数量 2 2
端口数量 2 2
端子数量 48 48
最高工作温度 85 °C 85 °C
最低工作温度 -40 °C -40 °C
输出特性 3-STATE 3-STATE
输出极性 TRUE TRUE
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 TSSOP SSOP
封装等效代码 TSSOP48,.3,20 SSOP48,.4
封装形状 RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE, SHRINK PITCH
包装方法 TAPE AND REEL TAPE AND REEL
峰值回流温度(摄氏度) 260 260
电源 3.3 V 3.3 V
Prop。Delay @ Nom-Sup 6.2 ns 6.2 ns
传播延迟(tpd) 7.4 ns 7.4 ns
认证状态 Not Qualified Not Qualified
座面最大高度 1.2 mm 2.74 mm
最大供电电压 (Vsup) 3.6 V 3.6 V
最小供电电压 (Vsup) 2 V 2 V
标称供电电压 (Vsup) 2.5 V 2.5 V
表面贴装 YES YES
技术 CMOS CMOS
温度等级 INDUSTRIAL INDUSTRIAL
端子面层 Matte Tin (Sn) Matte Tin (Sn)
端子形式 GULL WING GULL WING
端子节距 0.5 mm 0.635 mm
端子位置 DUAL DUAL
处于峰值回流温度下的最长时间 NOT SPECIFIED NOT SPECIFIED
触发器类型 POSITIVE EDGE POSITIVE EDGE
宽度 6.1 mm 7.495 mm
Base Number Matches 1 1
如何使用示波器调试电源固件?
依本人之见,示波器是调试模拟电源的最好工具,对于数字控制电源而言也是如此。通过代码进行单步执行不是一个可行的办法,因为这很容易烧掉 FET。然而,数字系统的挑战在于很多信号在芯片内部消 ......
qwqwqw2088 模拟与混合信号
B题有没要求放硬币的时候板要水平?
本帖最后由 paulhyde 于 2014-9-15 03:57 编辑 如题 ...
bubing120 电子竞赛
FPGA验证问题
为什么FPGA验证时改动一个模块会影响其他模块的功能,(注:两模块无任何联系),有时候增加某项功能或完善会导致所有的功能都不能实现了,这是为什么啊??...
eeleader FPGA/CPLD
Modelsim遇到的问题
直接上图,在添加完工程的图之后编译通过了,开始仿真的时候,选中文件了以后,图中箭头部分是默认勾选的,一定要去掉,否则仿真过程的时候会出错,错误如下:# (vish-4014) No objects found m ......
logitech66 FPGA/CPLD
请教各位兄台,做电源类的题目用哪些场效应管的?
本帖最后由 paulhyde 于 2014-9-15 04:07 编辑 请教各位兄台,做电源类的题目用哪些场效应管的?电感什么的怎么弄的? ...
经世致用 电子竞赛
高科技大型上市公司招聘: 嵌入式系统设计工程师 /通信产品设计工程师 / 系统软件设计工程师 工作地点 深圳
本公司是深圳一家高科技大型上市公司,主要经营电力系统产品生产研发,微电子产品生产研发,光磁设备,公司内有员工高层公寓,食堂,文体活动中心,员工家属楼多处,座落于美丽的深圳市福田区笔 ......
xixilil 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 272  2331  2352  840  2241  33  1  39  40  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved