电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FA15M0000DGR

产品描述LVDS Output Clock Oscillator, 15MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530FA15M0000DGR概述

LVDS Output Clock Oscillator, 15MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FA15M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率15 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
CC3220S-LaunchPad 上电初体验
本帖最后由 数码小叶 于 2017-12-14 16:02 编辑 从下单到拿到快递,一共才经过了4天,周末休息,周一下班拿到快递。这快递速度比国内购买还快{:1_133:}。就是购买的时候不让用中文,上次申请 ......
数码小叶 无线连接
都进来瞧瞧,保证不后悔!有分拿哦!
世界500强企业上海招聘 一.SE职位要求: 1、3年以上Linux核心/应用软件开发 2、熟悉面向对象的设计,C++,UML和XML 3、有网络编程经验者优先 4、英语熟练 二.SE职位要求: 1、学士学 ......
liangbo_01 嵌入式系统
有没有人做过zigbee模块跟ps2键盘连接,读字符的
就是终端跟ps2键盘连接,按哪个键往上发送哪个键的字符,求 。。 ...
xiangbinlvcha 无线连接
交通信号灯:蓝色比绿色更省电的原理?
昨天走在大街上,看到了蓝绿色的交通信号灯,说是蓝色的比绿色的要省电,是因为频率不一样造成的波的能量不一样,从而节约能量的么?...
leslie 电源技术
隔壁两个漂亮姑娘
隔壁有个漂亮姑娘,不知有没有对象,每一次擦肩而过,总是让我心儿紧张。 不比沉鱼落雁,不比闭月羞花,只是淡淡的清香,总是默默的欣赏。 有花常作伴,少了一些遗憾和幻想。 为什 ......
张无忌1987 聊聊、笑笑、闹闹
CY7C68013 中的一些概念不懂请教
FIFOPINPOLAR中的PKTEND SLOE SLRD SLWR EF FF分别起什么作用,active high,active low是什么意思? 还有EP6FIFOPFH,PINFLAGSAB,PINFLAGSCD是干什么的?还有那个IOA,iob特殊寄存器? ass ......
yangyi11056 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1417  599  1452  2115  2660  30  12  9  43  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved