电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA1115M00BG

产品描述LVPECL Output Clock Oscillator, 1115MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531AA1115M00BG概述

LVPECL Output Clock Oscillator, 1115MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA1115M00BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1115 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
电源过流过压防护
想对电源做过压欠压浪涌等防护,有没有可以借鉴的参考设计啊(车载电源) ...
xxhhzz 电源技术
先给先辑开发板平局接口做个转接
看了其他网友帖子查看了下先辑官方匹配的屏幕价格,果断还是自己画一个转接的。目前画了支持野火和正点原子两家的屏幕,后期其实就是修改软件适配下即可。 621387 等我验证完成我把附件 ......
流行科技 国产芯片交流
LPC1769新手求教AD使用
刚到手一块LPC1769的平台。想试试上面的AD。DataSheet里面说3.3V做参考电压需要去噪。哪位高手有相关例程和电路图?求发一份,不胜感激。...
彪悍小Y NXP MCU
用CCS调试BlinkingLED,
本帖最后由 清风一缕 于 2014-6-27 16:22 编辑 请教大侠们,我是菜鸟,想学CCS,去年听过Ti的讲座,在讲座上好像程序也能运行,现在想在运行一下,不知如何添加断点,到哪里找中断子程序?。 ......
清风一缕 微控制器 MCU
急问:SPARTAN6 XC6SLX9 下载程序时芯片扫描不到的问题?
用的是SPARTAN6 XC6SLX9 Platform Flash用的是XCF02S Boundary Scan—— Initialize Chain时显示出错,如图 error.jpg http://bbs.21ic.com/attachments/month_1210/1210271235352e37dbe922 ......
godjohsn FPGA/CPLD
一周精彩回顾!精彩不断!
hello~大家早上好~又到周一拉。。又到了我们的一周精彩回顾时间~在刚刚过去的一周,发生了什么呢? 精彩好贴: 嗯,最近很热的树莓派测评申请结束了,竞争非常激烈呀,得到测评机会的网友 ......
okhxyyo 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2350  1186  202  1856  2745  27  42  19  33  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved