电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

7143LA20PF8

产品描述TQFP-100, Reel
产品类别存储    存储   
文件大小448KB,共18页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

7143LA20PF8在线购买

供应商 器件名称 价格 最低购买 库存  
7143LA20PF8 - - 点击查看 点击购买

7143LA20PF8概述

TQFP-100, Reel

7143LA20PF8规格参数

参数名称属性值
Brand NameIntegrated Device Technology
是否无铅含铅
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码TQFP
包装说明LFQFP, QFP100,.63SQ,20
针数100
制造商包装代码PN100
Reach Compliance Codenot_compliant
ECCN代码EAR99
最长访问时间20 ns
I/O 类型COMMON
JESD-30 代码S-PQFP-G100
JESD-609代码e0
长度14 mm
内存密度32768 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度16
湿度敏感等级3
功能数量1
端口数量2
端子数量100
字数2048 words
字数代码2000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织2KX16
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码LFQFP
封装等效代码QFP100,.63SQ,20
封装形状SQUARE
封装形式FLATPACK, LOW PROFILE, FINE PITCH
并行/串行PARALLEL
峰值回流温度(摄氏度)240
电源5 V
认证状态Not Qualified
座面最大高度1.6 mm
最大待机电流0.0015 A
最小待机电流2 V
最大压摆率0.28 mA
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn85Pb15)
端子形式GULL WING
端子节距0.5 mm
端子位置QUAD
处于峰值回流温度下的最长时间20
宽度14 mm
Base Number Matches1

文档预览

下载PDF文档
HIGH SPEED
2K X 16 DUAL-PORT
SRAM
7133SA/LA
7143SA/LA
Features
High-speed access
– Military: 35/55/70/90ns (max.)
– Industrial: 25ns (max.)
– Commercial: 20/25/35/45/55/70/90ns (max.)
Low-power operation
– IDT7133/43SA
Active: 1150mW (typ.)
Standby: 5mW (typ.)
– IDT7133/43LA
Active: 1050mW (typ.)
Standby: 1mW (typ.)
Versatile control for write: separate write control for lower
and upper byte of each port
MASTER IDT7133 easily expands data bus width to 32 bits
or more using SLAVE IDT7143
On-chip port arbitration logic (IDT7133 only)
BUSY
output flag on IDT7133;
BUSY
input on IDT7143
Fully asynchronous operation from either port
Battery backup operation–2V data retention
TTL-compatible; single 5V (±10%) power supply
Available in 68-pin ceramic PGA, Flatpack, PLCC and 100-
pin TQFP
Military product compliant to MIL-PRF-38535 QML
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Green parts available, see ordering information
Functional Block Diagram
R/W
LUB
CE
L
R/W
RUB
CE
R
R/W
LLB
OE
L
R/W
RLB
OE
R
I/O
8L
- I/O
15L
I/O
0L
- I/O
7L
BUSY
L
(1)
A
10L
A
0L
ADDRESS
DECODER
11
I/O
CONTROL
I/O
CONTROL
I/O
8R
- I/O
15R
I/O
0R
- I/O
7R
BUSY
R
(1)
MEMORY
ARRAY
ADDRESS
DECODER
11
A
10R
A
0R
CE
L
ARBITRATION
LOGIC
(IDT7133 ONLY)
CE
R
2746 drw 01
NOTE:
1. IDT7133 (MASTER):
BUSY
is open drain output and requires pull-up resistor.
IDT7143 (SLAVE):
BUSY
is input.
AUGUST 2019
1
©2019 Integrated Device Technology, Inc.
DSC 2746/16
dsp2812 的cantx和canrx引脚没有信号
两块dsp2812开发板(A板是dsp最小系统板,B板的cantx和canrx通过cpld接到P82c250)做了以下两个实验:开发板作为发送节点,不接接收节点,用同样的can查询发送程序发送: B板的canl,canh ......
Jacktang DSP 与 ARM 处理器
什么时候终结?st断货断的难受,找国产替代,国产也缺货……
不知道这种情况啥时候能结束,买卖估计要做不下去了 ...
天明 国产芯片交流
华为急招C开发人员
华为急招C开发人员,有意者请尽快发简历到blackbat_04@163.com,本科3年经验,研究生2年经验!...
mingdi 嵌入式系统
恳请各位高人指点 usb驱动的移植 From xp to vista(32bit)~ ^.^
平时编译windows xp的驱动的时候都用的是DDK2K + visual studio + ddkbuild 现在希望所编的驱动能在vista(32bit)上使用。需要怎么修改移植? 我的具体问题是,要把xp的驱动变成vista(32bi ......
232222222 嵌入式系统
步进频率信号
想用FPGA产生步进频率的信号,使用verilog 编写DDS,里面涉及到每一个频率持续的时间控制,还有频率的步进量控制,搞不清如何使用循环语句进行描述,求大家给点意见...
whalechao FPGA/CPLD
PXA270+CE5.0系统中的RTC驱动问题,时间显示有问题,????
基本情况介绍: PXA270+CE5.0,RTC采用外接X1226芯片,I2C读写。已实现其读写RTC函数,且读写正确,通过调用OEMSetRealTime和OEMGetRealTime便可对其调用。现在的问题是: 1 任 ......
bdywsled 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 38  1814  527  1533  610  41  52  37  48  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved