电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT71V424L12YI

产品描述Standard SRAM, 512KX8, 12ns, CMOS, PDSO36, 0.400 INCH, PLASTIC, SOJ-36
产品类别存储    存储   
文件大小78KB,共9页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

IDT71V424L12YI概述

Standard SRAM, 512KX8, 12ns, CMOS, PDSO36, 0.400 INCH, PLASTIC, SOJ-36

IDT71V424L12YI规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码SOJ
包装说明0.400 INCH, PLASTIC, SOJ-36
针数36
Reach Compliance Codenot_compliant
ECCN代码3A991.B.2.A
最长访问时间12 ns
I/O 类型COMMON
JESD-30 代码R-PDSO-J36
JESD-609代码e0
长度23.495 mm
内存密度4194304 bit
内存集成电路类型STANDARD SRAM
内存宽度8
湿度敏感等级3
功能数量1
端子数量36
字数524288 words
字数代码512000
工作模式ASYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织512KX8
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码SOJ
封装等效代码SOJ36,.44
封装形状RECTANGULAR
封装形式SMALL OUTLINE
并行/串行PARALLEL
峰值回流温度(摄氏度)225
电源3.3 V
认证状态Not Qualified
座面最大高度3.683 mm
最大待机电流0.01 A
最小待机电流3 V
最大压摆率0.155 mA
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Tin/Lead (Sn85Pb15)
端子形式J BEND
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度10.16 mm
Base Number Matches1

文档预览

下载PDF文档
3.3V CMOS Static RAM
4 Meg (512K x 8-Bit)
Features
Description
IDT71V424S
IDT71V424L
512K x 8 advanced high-speed CMOS Static RAM
JEDEC Center Power / GND pinout for reduced noise
Equal access and cycle times
— Commercial and Industrial: 10/12/15ns
Single 3.3V power supply
One Chip Select plus one Output Enable pin
Bidirectional data inputs and outputs directly
TTL-compatible
Low power consumption via chip deselect
Available in 36-pin, 400 mil plastic SOJ package and
44-pin, 400 mil TSOP.
The IDT71V424 is a 4,194,304-bit high-speed Static RAM organized
as 512K x 8. It is fabricated using high-perfomance, high-reliability CMOS
technology. This state-of-the-art technology, combined with innovative
circuit design techniques, provides a cost-effective solution for high-speed
memory needs.
The IDT71V424 has an output enable pin which operates as fast as
5ns, with address access times as fast as 10ns. All bidirectional inputs and
outputs of the IDT71V424 are TTL-compatible and operation is from a
single 3.3V supply. Fully static asynchronous circuitry is used, requiring
no clocks or refresh for operation.
The IDT71V424 is packaged in a 36-pin, 400 mil Plastic SOJ and 44-
pin, 400 mil TSOP.
Functional Block Diagram
A
0
A
18
ADDRESS
DECODER
4,194,304-BIT
MEMORY ARRAY
I/O
0
- I/O
7
8
I/O CONTROL
8
8
WE
OE
CS
CONTROL
LOGIC
3622 drw 01
SEPTEMBER 2013
1
©2013
Integrated Device Technology, Inc.
DSC-3622/10
Steve C.Cripps初级功放教材
作者:Steve C.Cripps 出版社:Artech House 书名:RF Power Amplifiers for Wireless Communications 1)Introduction 2)Linear Power Amplifier Design 3)Conventional High Effici ......
bootloader 无线连接
初用Aver单片机,想控制74HC595驱动32个LED灯!!!
用Aver单片机控制74HC595驱动32个LED灯,想做成流水灯形式,一共四个74HC595,两条灯带串联,每个74HC595控制8个LED灯,每条灯带16个LED灯,每个灯有编号,程序里可以设定亮灯的起始位置和结束 ......
sew 51单片机
关于dm9000驱动的问题
RT,为了高实时性,小弟要在wince6.0下重写DM9000的驱动,用的是6410的平台,查6410芯片手册,DM9000对应的物理内存地址是从0x10000000开始,请问在驱动中应该如何具体的为这个物理地址分配虚拟 ......
ywmcu9 嵌入式系统
验证FPGA设计:模拟,仿真,还是碰运气?
看到本网站的一个新闻:验证FPGA设计:模拟,仿真,还是碰运气?https://www.eeworld.com.cn/FPGA/2009/0507/article_590_1.html 不禁感慨,电路设计还是有许多不确定因素。而正真芯片或平台设 ......
xiaoxin1 FPGA/CPLD
一位射频工程师分享的感想
十年了,依然两手空空。回首一望,心里无比苍凉。 由于学历比较低吧,知名的企业进不了。也就一些小公司看在我经验丰富的份上要了我,工资老涨不上去;而且那些公司确确实实是要会干活的人 ......
小猪 无线连接
Sigh,刚才do evil了一把
1、封了一个发非法广告的; 2、抓住一个为了赚分灌纯净水的,把纯净水统统删掉了。 删完以后,这哥们倒欠31个芯币了…… 没辙:)...
richiefang 为我们提建议&公告

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1051  871  1000  747  845  20  28  44  49  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved