电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

71V67903S80BQ

产品描述CABGA-165, Tray
产品类别存储    存储   
文件大小457KB,共21页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

71V67903S80BQ在线购买

供应商 器件名称 价格 最低购买 库存  
71V67903S80BQ - - 点击查看 点击购买

71V67903S80BQ概述

CABGA-165, Tray

71V67903S80BQ规格参数

参数名称属性值
Brand NameIntegrated Device Technology
是否无铅含铅
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码CABGA
包装说明TBGA, BGA165,11X15,40
针数165
制造商包装代码BQ165
Reach Compliance Codenot_compliant
ECCN代码3A991.B.2.A
Samacsys DescriptionCHIP ARRAY BGA 13.0 X 15.0 MM X 1.0 MM P
最长访问时间8 ns
其他特性FLOW-THROUGH ARCHITECTURE
最大时钟频率 (fCLK)100 MHz
I/O 类型COMMON
JESD-30 代码R-PBGA-B165
JESD-609代码e0
长度15 mm
内存密度9437184 bit
内存集成电路类型CACHE SRAM
内存宽度18
湿度敏感等级3
功能数量1
端子数量165
字数524288 words
字数代码512000
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织512KX18
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码TBGA
封装等效代码BGA165,11X15,40
封装形状RECTANGULAR
封装形式GRID ARRAY, THIN PROFILE
并行/串行PARALLEL
峰值回流温度(摄氏度)225
电源3.3 V
认证状态Not Qualified
座面最大高度1.2 mm
最大待机电流0.05 A
最小待机电流3.14 V
最大压摆率0.21 mA
最大供电电压 (Vsup)3.465 V
最小供电电压 (Vsup)3.135 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn63Pb37)
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间20
宽度13 mm
Base Number Matches1

文档预览

下载PDF文档
256K X 36, 512K X 18
IDT71V67703
3.3V Synchronous SRAMs
IDT71V67903
3.3V I/O, Burst Counter
Flow-Through Outputs, Single Cycle Deselect
Features
256K x 36, 512K x 18 memory configurations
Supports fast access times:
– 7.5ns up to 117MHz clock frequency
– 8.0ns up to 100MHz clock frequency
– 8.5ns up to 87MHz clock frequency
LBO
input selects interleaved or linear burst mode
Self-timed write cycle with global write control (GW), byte write
enable (BWE), and byte writes (BWx)
3.3V core power supply
Power down controlled by ZZ input
3.3V I/O supply (V
DDQ
)
Packaged in a JEDEC Standard 100-pin thin plastic quad
flatpack (TQFP), 119 ball grid array (BGA) and 165 fine pitch ball
grid array (fBGA)
Green parts available see ordering information
Functional Block Diagram
LBO
ADV
CEN
Burst
Sequence
INTERNAL
ADDRESS
CLK
ADSC
ADSP
CLK EN
ADDRESS
REGISTER
Byte 1
Write Register
Binary
Counter
CLR
2
Burst
Logic
18/19
A0*
A1*
Q0
Q1
256K x 36/
512K x 18-
BIT
MEMORY
ARRAY
2
A
0
,A
1
18/19
A
2 -
A
18
36/18
36/18
A
0–
A
17/18
GW
BWE
BW
1
Byte 1
Write Driver
9
Byte 2
Write Register
Byte 2
Write Driver
BW
2
Byte 3
Write Register
9
Byte 3
Write Driver
BW
3
Byte 4
Write Register
9
Byte 4
Write Driver
BW
4
9
CE
CS
0
CS
1
D
Q
Enable
Register
DATA INPUT
REGISTER
CLK EN
ZZ
Powerdown
OE
OE
I/O
0
–I/O
31
I/O
P1–
I/O
P4
36/18
OUTPUT
BUFFER
,
5309 drw 01
DECEMBER 2014
1
DSC-5309/06
智能配料控制器
智能配料控制器,看看怎么样?...
yjcxy12 单片机
求大神指点一下
本人正在做一个正弦信号恒流源,其中包括的功能模块有:DDS模块、矩阵键盘模块、分频模块、用于显示的测试模块。其中的矩阵键盘模块已经单独测试,能够正常使用,但是在加到整个工程的时候,看R ......
白丁 FPGA/CPLD
【EEworld原创教程讨论】《MSP430入门课程之——Launchpad IDE开发工具的使用》
今天第一时间看了430版块版主wstt的《MSP430入门课程之——Launchpad IDE开发工具的使用》一课,首先感觉讲的很详细,很适合初学者,感谢版主的辛勤努力。:) 提一个小小的建议,下回录像时配一 ......
lkl0305 微控制器 MCU
【板砖饮水记录仪】之“ESP32-S2-Kaluga-1”的 Ubuntu 环境搭建
本帖最后由 小默叔叔 于 2022-8-10 09:19 编辑 项目往期传送门 【板砖饮水记录仪】之2022得捷电子创新设计大赛物料开箱 一.开发环境搭建 — Ubuntu 20.04 现在关于ESP3 ......
小默叔叔 DigiKey得捷技术专区
Protel99se设计文件过大优化!
Protel99se设计文件过大无法上传时,需优化一下! 在file的左边的一个下箭头里,选择:Design Utillities里: 选择如下的图 349258 ...
szjlcw PCB设计
2009电子科技大学校内赛试题
2009电子科技大学校内赛试题...
lianrusong 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2175  684  1357  1332  1802  22  57  53  9  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved