电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FB420M000DGR

产品描述LVDS Output Clock Oscillator, 420MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531FB420M000DGR概述

LVDS Output Clock Oscillator, 420MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FB420M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率420 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
怎样获取IAR for 430里的USB仿真器的固件啊
我的430的USB仿真器是山寨的,每次固件升级时都失败....有没有什么方法从 IAR 里面获取仿真器的固件,然后用其它的USB仿真器通过JTAG接口口烧写到我的仿真器里面呢?就像用MSP-FET工具烧写...然 ......
sbynwtf 微控制器 MCU
看看论坛的热闹程度就知道该芯片好用不好用了
谁没事会在网上发这发那的,也就是大伙儿都有很多问题,不管是bug也好,是自己技术不够也好,只要技术文档到位,说的明白,不要东一榔头,西一棒子的,搞的用户晕头转向就不好了,这一点我 ......
www123 stm32/stm8
SPI中斷與Main使用問題
想請問一下,如果在main裡面長駐使用SPI Write功能,而中斷也有SPI Write功能,如果Main跟中斷有重複使用到SPI Write的話,這時候SPI會怎麼樣呢? ...
news9801 stm32/stm8
变压器单元双断路器兼作母联断路器接线方式的应用
分析了 500 kV 变电站采用双母线三分段带旁路的接线方式时变压器断路器代路过程中出现事故的主要原因, 阐述了变压器单元双断路器兼作母联断路器接线方式在实际中应用的可能, 并根据运行经验提出 ......
frozenviolet 模拟电子
串口写入问题
在我的嵌入式板子上发送数据到pc上,用WriteFile函数,返回为1,lpNumberOfBytesWrittn=0,所以说:没有数据写成功, 谁知道是什么原因啊。 欢迎指点!...
kelvinyung 嵌入式系统
好想做几块电路板啊
有很多想法,自己做几块实验电路板,可老是苦于找不到这样的厂家,都不愿做这么少的数量,请问那哪位高手能在这方面给予指导一下,我的EMAIL:ligang830526@163.com...
ligang830526 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2057  511  2389  2891  2446  53  9  39  2  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved