电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EB669M000DGR

产品描述LVPECL Output Clock Oscillator, 669MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531EB669M000DGR概述

LVPECL Output Clock Oscillator, 669MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EB669M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率669 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
温度导致LED失效
典型的LED由光学透明的环氧树脂封装温度升高到环氧树脂玻璃转换温度Tg时,环氧树脂由刚性的、类似玻璃的固体材料转换成有弹性的材料。通常情况,在玻璃转换温度Tg,环氧树脂的热膨胀系数(CTE)会 ......
探路者 LED专区
微带传输线阻抗匹配工程实例
摘要: 在高频电路中,如何高效地传输功率是一项重要的考虑因素。因内部的电路特性使然,高频功放管的输入输出阻抗与系统传输需求的特性阻抗偏差较大,使其在高频链路中不能完全发挥性能,灵活地 ......
btty038 无线连接
便携式老人健康检测仪
便携式老人健康检测仪 1.作品简介 名称:便携式老人健康检测仪 功能介绍:本设计采用RSL10-002GEVB板作为主板,RSL10-SENSE-DB-GEVK:RSL10 传感器开发套件作为副板,副板载有3轴加 ......
物联创客 物联网大赛方案集锦
激光二极管模组测试(二)
拐点测试/线性度测试 这项测试对图1中所示的驱动电流IF和输出光强度L之间的比例关系进行测试校验。驱动电流IF和输出光强度L之间在额定的工作范围内应为线性关系。如果在测量范围内,两者确实 ......
Jack_ma 测试/测量
防止FPGA设计被盗版:高性价比认证方案有效保护基于SRAM的FPGA设计IP
在过去20年中,FPGA (现场可编程门阵列)已经从原型开发工具演变为消费和工业应用的灵活解决方案。随着FPGA逻辑复杂性从几千个逻辑门升至数百万个逻辑门,器件可以容纳更多的系统关键功能(即知识 ......
eeleader FPGA/CPLD
求有源晶振的资料
哪位清楚有源晶振和压控晶振方面的知识,敬请赐教 有源晶振周围的电路连接,输出有多大电压; 压控晶振的电路连接,输出电压. 有资料可以共享吗...
heningbo 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1037  2497  2149  2015  2383  25  59  51  53  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved