电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UB60M0000DG

产品描述CMOS/TTL Output Clock Oscillator, 60MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531UB60M0000DG概述

CMOS/TTL Output Clock Oscillator, 60MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UB60M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率60 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【yichun417玩R7F0C809】+两线制4~20mA模块设计
本帖最后由 yichun417 于 2015-11-18 09:34 编辑 总体调试连接图: 221495 221496 221497 221498 221499 测试数据: 221485 221486 221487 221488 221489 ......
yichun417 瑞萨MCU/MPU
跪求电感
请问做开关电源,电感和变压器如何做更好...
wulei19880906 DIY/开源硬件专区
GT800与GSM-R网络融合的问题探讨
 随着指挥调度和应急通信需求的增长,数字集群通信系统的重要性日益显著,数字集群通信在安全保障、会务组织、公安、消防、交通、急救等应急部门的联合调度和指挥等任务中发挥越来越重要的作用 ......
dianxin 无线连接
Stm32f103控制ESP32蓝牙,蓝牙无法被扫描连接的问题
Stm32f103控制ESP32S模块,使用AT指令建立蓝牙服务端,但是无法被手机或其他模块扫描到,是什么原因呢。 ...
天山晴雪WYJ stm32/stm8
【瑞萨R7F0C80212试用】之刷卡水表
174098174099174100174101174102174102终于在今天完成了所有的工作了 哈哈先来个图鉴赏一下,通过瑞萨 单片机外扩一下IO然后控制一个液晶和一个EM4095读卡芯片完成对卡的读写操作 可以看到卡 ......
908508455a 瑞萨MCU/MPU
万用表的电流档在这种情况下起了什么作用呢?
最近在玩别人给的一块led点阵,大小是80*16的,全部使用的时候电流会到5A左右,我用的是5V的电源给他供电,电源是旧的台式机的电源,输出电流满足其要求,一开始直接把电源接到板子上,led显 ......
小小白 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2866  1446  1978  2540  539  13  9  45  2  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved