电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RC220M000DGR

产品描述LVPECL Output Clock Oscillator, 220MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531RC220M000DGR概述

LVPECL Output Clock Oscillator, 220MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RC220M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率220 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【输入法】标点符号输入问题
WINCE下如何输入单引号 ',它的值和VK_RIGHT的值是一样的,每次调用SendString发送它时都是发送向右键消息,请问各位是如何输入单引号 ' 的。 ...
starliu 嵌入式系统
奇怪的BIOS
电脑一通电就自动启动,按DEL键BIOS设置进不去 今天给BIOS放了电,重新设定,检查Restore On AC Power Loss by IO的选择原来确实是默认值power off 那究竟为何会自动启动呢? 值得改变其它的 ......
wangfuchong 聊聊、笑笑、闹闹
提问+stm8要停产了?
stm8要停产了?,网上在一直风传! ...
fxw451 stm32/stm8
技术探秘:无线充电迟迟不能普及原因:标准不统一
据国外媒体报道,多年来不断有厂商承诺手机无线充电时代将会来临,届时给手机充电就再也不用找电源插座了。uBeam联合创始人梅雷迪斯·佩里(Meredith Perry)表示,Qi和AirFuel并非是真正的 ......
qwqwqw2088 模拟与混合信号
求各位帮忙呀,3D视图显示不了啊。
本帖最后由 极力电源 于 2014-5-23 17:41 编辑 如图所示,在右边的库预览中可以看到3D视图,但是为什么在pcb.lib中按下快捷键3后不可以看3D视图呢?3D模型是.stp的。求各位帮助呀。 ...
极力电源 PCB设计
使用RTT做录音数据输出,掉数据特别严重。有没有基友知道怎么提高RTT速率的?
各位基友好,如题:使用RTT做录音数据输出,掉数据特别严重。有没有基友知道怎么提高RTT速率的? 如下是经过缓存后输出的正常数据,以及普通方式输出掉帧严重的数据对比 正常数据应该是这 ......
xujinxi 物联网大赛方案集锦

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1212  2499  2832  2873  1813  34  4  24  52  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved