电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FC1070M00DGR

产品描述LVDS Output Clock Oscillator, 1070MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530FC1070M00DGR概述

LVDS Output Clock Oscillator, 1070MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FC1070M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1070 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
DSP2812例子程序
DSP2812实验的一些简单例子89346...
zhangyy901 DSP 与 ARM 处理器
一个三角波产生电路的仿真结果有点奇怪,大家帮忙看下
过年好 首先给大家拜个年,祝各位朋友在新的一年里万事如意 这里有一个电路,原理是利用迟滞比较器和电容的充放电来产生三角波的,但是用multisim做了一下仿真,结果却是方波, 我在想是不是mu ......
nevermore151237 模拟电子
stm32资料 天下第一贴
今天群里有人发了一个 stm资料链接的帖子 “史上最全stm 资料链接,建议将此网页加入收藏夹 http://www.stmsky.com/bbs/viewthread.php?tid=2103&extra=page%3D1 我一看 果然所说不虚 太强 ......
chenjinb03 stm32/stm8
请教STM8S-128K和STM8S-32K的区别
在使用STM8S的FWLIB的时候,发现ADC1和USART2不能编译,察看了一下说明文档,有的能够使用在STM8S-32K中,而有的能使用在STM8S-128K中,怀疑ADC1和USART2就是因为只能使用在STM8S-32K中, ......
tianxiaotong stm32/stm8
STM32抗静电能力
现在咱们用STM32F103VE, 请问一下STM32抗静电能力怎么样啊, 有人说ARM抗静电能力还不如STC单片机. 现在怀疑STM32坏了, 因为明显运行速度慢了,近5倍, 外接的电子流量计都被静电弄坏了; ......
losng stm32/stm8
探讨一下角度位移传感器的原理
角度传感器的原理是什么呢?一般用于哪些方面?...
sensorexpert 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 858  1691  2253  397  150  25  43  50  21  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved