电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FB119M000DGR

产品描述LVDS Output Clock Oscillator, 119MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531FB119M000DGR概述

LVDS Output Clock Oscillator, 119MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FB119M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率119 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【新思科技IP资源】汽车SoC将被重塑,IP迎来新变局
随着新能源汽车和自动驾驶汽车时代的来临,诞生了ADAS/AD、汽车互联以及V2X等新应用,这些给汽车架构带来了新的应用方向,随着架构的演变,也对汽车SoC提出了新的需求,现在业界认为,一种新的 ......
arui1999 综合技术交流
求救SPISlave工作模式??香版主请进
STM32103xx用SPI2作为Slave,和inter196KC通讯时收不到数据,196端用IO口模拟SPI时序,用示波器观看和SPI2连接的MOSI和SCK均有波形.估计196KC的程序没有错误的,因为和196端还同时连接一个X250 ......
wc8114994 stm32/stm8
技术文章:什么是开关模式电源电流检测
电流模式控制由于其高可靠性、环路补偿设计简单、负载分配功能简单可靠的特点,被广泛用于开关模式电源。电流检测信号是电流模式开关模式电源设计的重要组成部分,它用于调节输出并提供过流保护 ......
okhxyyo 电源技术
1.说到NMOS的导通条件 只需要VGS>0即可 可是导通之后VS不是会大于VG吗? 2.我们...
1.说到NMOS的导通条件只需要VGS>0即可可是导通之后VS不是会大于VG吗? 2.我们注意到全桥驱动需要自举电路,这是什么原因 ...
QWE4562009 模拟电子
zigbee
有没有搞zigbee的朋友?...
bwfw2007 无线连接
请教下测量间歇性电流的方法
有个电路板是100ms工作一次,偶尔2~300ms工作一次,用某宝买的电流表根本不显示电流,请问用什么办法可以测到他的电流,或者测到一段时间的耗电量?每次动作100mA左右电流 ...
sky999 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1782  58  540  1329  988  14  43  6  22  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved