电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QB877M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 877MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530QB877M000DGR概述

CMOS/TTL Output Clock Oscillator, 877MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QB877M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率877 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
AD10 3D显示求助,新人无知 ,见谅
如图,AD10 3D显示,使用左键拖拽的时候就出现这个 ...
桔梗望 PCB设计
关于用0 1 机器语言编汇出98的可行性报告!(哈哈)
很久以前,那还是我用win98的时候有次我系统崩溃了,因为我是电脑白吃,我朋友给我介绍了一个高手来帮我修电脑。   他看了一下电脑,问我有没有98的盘,我说没有。   他想了一下,叫我把 ......
henryli2008 聊聊、笑笑、闹闹
串口助手一直接收00;
在使用F280调试SCI模块的时候,利用SCIA向串口发送数据,显示的数据与发送的不一致,而且停止运行后串口助手会一直在接收00,这是为什么呢》波特率和时钟检查了,没有问题,接线也没有弄错。求 ......
wangcen 微控制器 MCU
请大家帮我看看12864的时序对否?
我用KEIL写的12864的驱动,控制芯片是LM3S811,初始化都不成功,硬件检查几遍了,没有问题。请大家帮我看看代码有没有问题,感激不尽!代码如下: #define lcddata_periph SYSCTL_PERIPH_GPIOD ......
pupu 微控制器 MCU
HART® 调制解调器的高精度环路供电式 4mA 至 20mA
此参考设计为采用 HART® 调制解调器的环路供电型高精度现场(传感器)变送器提供了一种解决方案。此设计使用了部分分立的 4mA 至 20mA 电流变送器、HART 调制解调器、微控制器和功率调节块 ......
Jacktang 模拟与混合信号
关于蓝牙OTA升级部分想请教一下各位
因为自己对这方面了解甚少,所以感觉很吃力。有几个浅显的疑惑望大神解答一下。1、升级烧入板子的固件应该是HEX文件还是Bin文件。 2、对于固件存放位置,我们应该怎么控制和设计。 3、了解到 ......
WZH70246 MEMS传感器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1689  2876  1752  1029  912  46  48  26  7  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved