电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DC195M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 195MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531DC195M000DGR概述

CMOS/TTL Output Clock Oscillator, 195MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DC195M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率195 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
[SAM R21]发现R21的ADC稳定性不太好
这几天发现SAM R21的ADC转换不是太稳定,数据波动比较大。测试时将电位器接到ADC6上,使用内部1V基准,转换后发送到串口。 从图中可以看到,数据波动较大,最大991,最小967,波动有24,这 ......
dcexpert Microchip MCU
做企业邮局,免费试用新一代的邮件系统,“畅邮”国内外
做企业邮局,免费试用新一代的邮件系统,“畅邮”国内外 当年网易一个重要举措是,不惜花上血本来建造邮箱系统,所以后人每每提到网易,大部分因素都会想到他们的邮箱。值得重点提出的是,网易 ......
jiankj456 无线连接
stm32+IAR5.3+ST最新库如何在RAM里放真?
我现在是每次仿真都要下载到FLASH里面,这样次数多的话可能会将FLASH擦坏。 可以直接在RAM里仿真吗? 使用的万利的 ST LINK2 + 自己做的板子...
haian_bch stm32/stm8
stm32f4的DMA1跟DMA2可以同时传输数据么
进行串口的DMA传输时,stm32f4的DMA1跟DMA2可以同时传输数据么?比如DMA2中的usart1对应数据流跟通道开启,DMA1中的usart2对应的数据流跟通道开启,这时usart1跟usart2可以同时传输数据么?二者 ......
shijizai stm32/stm8
北京梦想视界技术有限公司招工程师
标题 北京梦想视界技术有限公司招工程师 职位要求: 1、本科及以上学历,计算机软件、通信、电子及相关专业,有扎实的计算机基础知识; 2、具备计算机软件或通信基础理论知识,一年以上软 ......
151724 嵌入式系统
15075018luerdu
18480...
15075018luerdu 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1835  1971  2096  345  2707  38  20  11  21  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved